发 帖  
  • 回答了问题 2020-8-13 10:19

    如何配置CML I / O标准?

    你好 只需串行收发器引脚(txp,txn,rxp和rxn),并行数据(txdata和rxdata将是FPGA的接口,不需要任何IO约束) 可以通过在下面的情况下指定引脚或GT位置来完成它们(GTXE2_CHANNEL_X0Y4) 因为它只支持一个IO标准 ...
  • 回答了问题 2020-8-13 09:54

    请问XC7A35T-2FGG484可以用于10Gbps吗?

    你好 由于所选的Artix设备有4个收发器,因此建立10Gbps系统的一个选项是将10GMAC和Xaui内核与外部10GB XPAK收发器模块一起使用 - 10GBASE-LR https://www.xilinx.com/products/intellectual-property/do-di-10gemac. ...
  • 回答了问题 2020-8-12 06:54

    请问如何提高GTX收发器的RX能力?

    你好 正如您在FPGA中看到RX的问题,您需要调整远端TX参数,您是否已经调整了远端设备的txprecursor和txpostcursor值。 这个收发器的总信道损耗是多少? 问候,萨蒂什---------------------------------------------- ...
  • 回答了问题 2020-8-12 06:12

    请问如何提高GTX收发器的RX能力?

    你好 检查以下AR https://www.xilinx.com/support/answers/57743.html 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息 ...
  • 回答了问题 2020-8-11 06:28

    哪里可以找到几个在virtex7板上实现的示例设计文件?

    你好 您可以在下面的链接中找到基于板的示例设计,在左侧选择TRD和示例设计 https://www.xilinx.com/products/boards-and-kits/ek-v7-vc707-g.html#documentation https://www.xilinx.com/products/boards-and-kits/ ...
  • 回答了问题 2020-8-4 10:51

    在virtex 7上使用RAPIDIO IP内核(4.0)时出错的解决办法?

    你好 您是否还有srio日志和缓冲许可证,或者只有PHY许可证 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息有用,请将答 ...
  • 回答了问题 2020-7-31 11:42

    无需重新配置即可切换GT频率能实现吗?

    你好 当你说GT频率是指你的线路速率。 这可以通过DRP接口更改pll设置来完成。 有关详细信息,请参阅以下文档 http://www.xilinx.com/support/documentation/user_guides/ug482_7Series_GTP_Transceivers.pdf 问候, ...
  • 回答了问题 2020-7-31 11:36

    无需重新配置即可切换GT频率能实现吗?

    你好 当你说GT频率是指你的线路速率。 这可以通过DRP接口更改pll设置来完成。 有关详细信息,请参阅以下文档 http://www.xilinx.com/support/documentation/user_guides/ug482_7Series_GTP_Transceivers.pdf 问候, ...
  • 回答了问题 2020-7-30 09:33

    带LPM和近端PMA环回的KC705 GTX出现问题的解决办法?

    你好 您是否在启用近端PMA后提供GTRXRESET以及此环回的问题究竟是什么,没有数据,数据错误等。 问候,萨蒂什----------------------------------------------- --- -------------------------------------------- ...
  • 回答了问题 2020-7-29 10:56

    请问有任何与labview沟通的程序吗?

    你好 你的意思是随套件提供的软件吗? 不,您需要开发程序或代码以使用连接器到FPGA并获取数据。 问候,萨蒂什----------------------------------------------- --- -------------------------------------------- ...
  • 回答了问题 2020-7-29 08:12

    如何保证FreeRtos中运行的函数不被,底层的硬件中断打断?

    现在在工程中搜索了一下这个函数 NVIC_PriorityGroupConfig 发现有的地方用了分组1,有的地方用了分组2,还有的没有设定分组,是不是都要统一都要使用分组4 另外,freertos里  规定 用第四组中断分配 ,是在哪里 ...
  • 回答了问题 2020-7-28 09:53

    使用VC 707开发板创建了一个10G基础PCS PMA内核如何检查回路?

    嗨Varun, 检查约束中指定的层次结构是否正确,并通过打开合成设计找到时钟引脚是否可以找到。 此外,由于这是一个单独的问题,请创建一个单独的线程。 问候,萨蒂什---------------------------------------------- ...
  • 回答了问题 2020-7-28 09:17

    使用VC 707开发板创建了一个10G基础PCS PMA内核如何检查回路?

    你好 看看下面的链接 http://forums.xilinx.com/t5/Connectivity/10-Gigabit-Ethernet-clocking-on-KC-705-VC-707/td-p/408019 问候,萨蒂什----------------------------------------------- --- ---------------- ...
  • 回答了问题 2020-7-28 09:07

    使用VC 707开发板创建了一个10G基础PCS PMA内核如何检查回路?

    你好 看看下面的链接 http://forums.xilinx.com/t5/Connectivity/10-Gigabit-Ethernet-clocking-on-KC-705-VC-707/td-p/408019 问候,萨蒂什----------------------------------------------- --- ---------------- ...
  • 回答了问题 2020-7-28 07:41

    请问DIN也用作用户I / O吗?

    你好 是的,DIN引脚可在配置后用作用户IO。 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息有用,请将答案标记为“接受 ...
ta 的专栏
关闭

站长推荐 上一条 /7 下一条

返回顶部