发 帖  
  • 回答了问题 2019-7-17 17:15

    嵌入式处理器失去动力后试一试并行

    OpenCL简介 在超级计算环境下从OpenMP工作中分离出来,苹果计算机的一个团队多年前以完全不同的方式开始研究同样的难题——并行代码。不是采用共享公共虚拟存储器的多个同样内核的系统来工作,苹果团队关注的是较小 ...
  • 回答了问题 2019-7-17 14:09

    如何做到HDMI xapp 495像素同步

    嗨, 我相信您需要在vsync和hsync非活动期间重置行和像素计数器。 您可以采用简单的分辨率,如48X36,并检查模拟,如果您的逻辑能够生成正确的条件,以便有更多的线索来解决出错的问题。 当line_counter = 0且pixel ...
  • 回答了问题 2019-7-17 13:46

    如何做到HDMI xapp 495像素同步

    嗨, 什么是1921年? 我不认为Vsync不会长时间保持高位,要达到1921年它需要很多帧。 您应该有两个计数器,一个用于行,另一个用于像素。 线和像素计数器应使用vysnc重置,像素计数器应以hsync ='1'递增。 行计数器 ...
  • 回答了问题 2019-7-17 13:19

    如何做到HDMI xapp 495像素同步

    嗨, 假设Vsync和Hsync为高电平有效,则Vsync = 1是帧的开始。 根据您的屏幕分辨率,在Vsync断言后,您将拥有许多Hsync信号 你在第一个hysnc中的第一个像素是(0,0)。 问候, Vanitha。 -------------------------- ...
  • 回答了问题 2019-7-17 12:50

    如何做到HDMI xapp 495像素同步

    嗨, Vsync是帧的开始,而hsync是该行的策略,您可能需要找出确切的行,然后找出像素位置。 问候, Vanitha。 -------------------------------------------------- -------------------------------------------请 ...
  • 回答了问题 2019-7-17 12:45

    如何做到HDMI xapp 495像素同步

    嗨, 假设Vsync和Hsync为高电平有效,则Vsync = 1是帧的开始。 根据您的屏幕分辨率,在Vsync断言后,您将拥有许多Hsync信号 你在第一个hysnc中的第一个像素是(0,0)。 问候, Vanitha。 -------------------------- ...
  • 回答了问题 2019-7-17 12:32

    请问斯巴达6 lx150可以配置的最大频率是多少?

    嗨, 如果你的意思是设计工作频率,它取决于你使用的RTL编码风格和各种组件/基元的频率限制。 您可以从ISE时间报告中获取值 如果你指的是设备特定的时间,因为Deepika说你需要参考数据表 也请参考相关主题 http://fo ...
  • 回答了问题 2019-7-17 10:57

    如何找到Spartan 3A入门套件中的vhdl代码

    嗨, 如果您查看给定的pdf或链接,您可以找到许多示例,如果您没有找到或寻找具体的东西,请告诉我们。 我们可以尽力帮助你。 问候, Vanitha。 -------------------------------------------------- ------------- ...
  • 回答了问题 2019-7-17 10:45

    如何找到Spartan 3A入门套件中的vhdl代码

    嗨, LCD的界面保持不变,如果你想学习VHDL基础知识,你可以google并找到很多书。 很少有人在这里: https://courseware.ee.calpoly.edu/cpe-169/Misc_stuff/VHDL_coding_guidelines.pdf http://webstaff.itn.liu.se ...
  • 回答了问题 2019-7-17 10:08

    如何找到Spartan 3A入门套件中的vhdl代码

    嗨, 请检查以下链接 http://www.edaboard.com/thread187182.html http://www.pantechsolutions.net/cpld-fpga-boards/2x16-lcd-interfacing-with-spartan-3-primer 问候, Vanitha。 ----------------------------- ...
  • 回答了问题 2019-7-16 07:37

    如何在rtl模拟确定时检查转换和时序模拟错误?

    嗨, 时钟采样时钟变化后的值,而不是时钟变化前的值。 有没有办法纠正这个错误? >>我认为你的意思是设置时间被违反了? 您是否在ucf中指定了constarints并且仍然无法满足它们? 您是否看到报告的路径上有任何松动 ...
  • 回答了问题 2019-7-15 10:23

    请问什么是spartan3的默认驱动强度?

    你好 您可以在以下链接中找到与此主题相关的更多信息,您可以根据这些链接调整驱动器强度值 http://forums.xilinx.com/t5/General-Technical-Discussion/How-can-I-know-whether-drive-strength-is-enough/td-p/2902 ...
  • 回答了问题 2019-7-15 10:08

    请问什么是spartan3的默认驱动强度?

    嗨, 您使用的是Xilinx MIG IP还是控制器? 驱动强度取决于您的IO标准,请参考Spartan-3 FPGA的selectIO用户指南,或者如果您实施设计而不添加驱动强度约束,我认为您可以在FPGA编辑器中看到它。 我不认为你需要50MH ...
  • 回答了问题 2019-7-15 08:58

    如何将内存128Mb的范围更改为512Mb?

    嗨, 我不确定从EDK明智但是检查你是否有处理器方面的限制,你只能访问128Mb 从MIG / MPMC明智地,您将在用户界面获得足够的地址位 无需多个端口,但寻址取决于您的端口宽度 请参阅以下链接了解详情 http://www.xili ...
  • 回答了问题 2019-7-12 12:39

    内存PCB设计用三个地平面层是不是有点超大?

    嗨, 内存以您在GUI中配置的频率运行,默认情况下Sysclk =内存频率。 由于这是DDR IO,因此对于LPDDR,可以采样两倍的内存频率.MIG支持的最大频率为200MHz。 因此数据速率为400Mbps。 对于IBIS模拟,请检查以下链接 ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部