发 帖  
  • 回答了问题 2020-5-14 06:42

    如何将FPGA的IIC引脚设置为漏极开路?

    @ 0612204381​​请参阅此AR以获取解决方案https://www.xilinx.com/support/answers/1651.html -------------------------------------------------- -------------------------------------------------- ------- ...
  • 回答了问题 2020-5-13 09:50

    HTG-K800如何获得相应的约束文件?

    @sachiniiscKintex ultrascale有2个评估版,KCU105和KCU1250。 用户指南中提供了约束 KCU105:http://www.xilinx.com/support/documentation/boards_and_kits/kcu105/ug917-kcu105-eval-bd.pdf Appx.D KCU1250:htt ...
  • 回答了问题 2020-5-13 09:50

    vhdl中使用LVDS做比较器为什么不运行?

    您针对此设计的设备是什么? -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没 ...
  • 回答了问题 2020-5-13 09:40

    Qspi和AD9253读取事务不起作用的原因?

    @vikashurgat如果您可以发布有关问题的更多详细信息,会更有帮助 1.您使用的是哪种板卡或设备? 2. ADC如何连接到设备? 3.您使用的是AXI Quad SPI IP吗? 4.有关失败事务的更多详细信息,例如您尝试过的内容和失败 ...
  • 回答了问题 2020-5-13 09:17

    采用Xilinx FPGA替代Smart Fusion FPGA可行吗?

    @ u4223374注意在配置期间将用户IO引脚置于固定状态,可以使用PUDC_B引脚启用Pull Ups,例如, 7系列,如下图UG470所示 上拉不需要外部硬件。 @ ashok.cheepatiQuick看看该设备的规格,看起来像Artix-7 + Microblaz ...
  • 回答了问题 2020-5-13 09:03

    HTG-K800如何获得相应的约束文件?

    @sachiniisc你能获得所需的文件吗? -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确 ...
  • 回答了问题 2020-5-13 08:53

    HTG-K800如何获得相应的约束文件?

    @sachiniisc既然您已经从他们那里购买了HiTech Global板,请联系他们获取用户手册& 原理图。 用户手册应列出XDC约束.http://www.hitechglobal.com/boards/kintex-ultrascale.htm 它们还有可用于测试电路板的参 ...
  • 回答了问题 2020-5-13 08:19

    HTG-K800如何获得相应的约束文件?

    @sachiniiscKintex ultrascale有2个评估版,KCU105和KCU1250。 用户指南中提供了约束 KCU105:http://www.xilinx.com/support/documentation/boards_and_kits/kcu105/ug917-kcu105-eval-bd.pdf Appx.D KCU1250:htt ...
  • 回答了问题 2020-5-13 07:28

    fmc hpc端口无法在vivado库中找到怎么办?

    @ yws-16请通过单击该帖子的“Accept As Solution”按钮标记有用的帖子或为您提供查询解决方案来关闭此主题。 帮助其他论坛用户拥有相同的查询。 -------------------------------------------------- ------------ ...
  • 回答了问题 2020-5-13 07:09

    请问如何写约束文件?

    您对Kintex的verilog代码可用于Zynq PL。 但是,Zynq也有PS(处理器),所以如果你需要启用或使用PS的任何功能,你需要在Vivado中进行相应的设置。 -------------------------------------------------- ---------- ...
  • 回答了问题 2020-5-13 07:03

    fmc hpc端口无法在vivado库中找到怎么办?

    @ yws-16您不需要任何驱动程序来配置FMC连接器引脚。 您需要根据连接FMC卡的电压标准在XDC中设置约束。 检查UG952上的页面#93,其中显示了AC701上HPC FMC的约束 http://www.xilinx.com/support/documentation/board ...
  • 回答了问题 2020-5-12 09:44

    zynq 7020如何实现LVDS输出?

    @mshAs Ashish提到,LVDS输出要求VCCO处于相应的电压电平,即LVDS(HP Bank)为1.8V,LVDS_25为2.5V。 LVDS输入虽然可以放在存储区中,但VCCO在某些条件下与所需的电平不匹配。 通过这个AR,这将很好地解释scenarios ...
  • 回答了问题 2020-5-12 09:44

    用于Zynq 7000 GTX收发器的LVDS振荡器指定电压摆幅是多少?

    @smwalsh你看看DS191的表90,它指定了GTX时钟规范吗? 检查此AR太多了:http://www.xilinx.com/support/answers/43420.html LVDS不是轨到轨IO标准。 仅仅因为它断电2.5V或3.3V并不意味着它的摆幅为0-2.5V或0-3.3V。 ...
  • 回答了问题 2020-5-12 09:35

    用于Zynq 7000 GTX收发器的LVDS振荡器指定电压摆幅是多少?

    @smwalsh你看看DS191的表90,它指定了GTX时钟规范吗? 检查此AR太多了:http://www.xilinx.com/support/answers/43420.html LVDS不是轨到轨IO标准。 仅仅因为它断电2.5V或3.3V并不意味着它的摆幅为0-2.5V或0-3.3V。 ...
  • 回答了问题 2020-5-12 09:34

    Si5324不为10 Gig SFP收发器生成时钟的原因是什么?

    @fpgalearner我不知道完整的参考设计,但从你的描述我怀疑这是解决Si5324的问题。 在参考设计中,I2C命令被发送到第一个连接到PCA9548,然后命令它连接到Si5324 I2C线路,以发送相应的I2C命令来设置时钟频率。 您需 ...
ta 的专栏
关闭

站长推荐 上一条 /7 下一条

返回顶部