完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛
|
|
相关推荐
4个回答
|
|
|
8片DAC5682z的寄存器配置截图,在配置完dac_reg11时FPGA出sync信号,配置完dac_reg13时FPGA内DDS开始向8片DAC5682z出正弦波数据。
|
|
|
|
|
|
从描述的现象看, 问题不在于 DAC5682, 而在于数据传输, 可否验证一下, 可以用示波器查一下波形
|
|
|
|
|
|
如果是传输数据出错的最多也是输出波形不正常,怎么会导致DAC5682z内部fifo指针出错?个人感觉是sync信号或者dclk被干扰了,导致DAC5682z内部fifo指针出错。
|
|
|
|
|
|
根据您提供的信息,DAC5682z输出的2路正弦波出现异常可能是由以下几个原因造成的:
1. FIFO溢出(FIFO Overflow):您提到在FPGA端观测到异常的那片DAC5682z出现波形异常时会报fifo_err,这表明可能存在FIFO溢出的问题。FIFO溢出通常是由于数据输入速率高于DAC处理速率,导致FIFO缓冲区满,无法及时处理新的数据。 2. 时钟问题:您提到1GHz时钟经过一出多的时钟buffer同时分给8片DAC5682z。如果时钟分配不均匀或者时钟信号受到干扰,可能会导致部分DAC5682z工作不正常。您可以尝试检查时钟信号的完整性和稳定性。 3. 电源问题:如果电源供应不稳定或者电源噪声较大,可能会影响DAC5682z的正常工作。您可以尝试检查电源供应是否稳定,以及是否存在较大的电源噪声。 4. 热问题:如果DAC5682z芯片过热,可能会导致输出波形异常。您可以尝试检查芯片的散热情况,确保芯片工作在合适的温度范围内。 5. 硬件故障:如果以上原因都排除了,那么可能是DAC5682z芯片本身存在硬件故障。您可以尝试更换芯片,看是否能够解决问题。 针对这些问题,您可以尝试以下解决方案: 1. 优化FIFO管理:检查FIFO的配置和使用情况,确保数据输入速率与DAC处理速率相匹配,避免FIFO溢出。 2. 优化时钟分配:检查时钟信号的完整性和稳定性,确保时钟信号均匀分配给所有DAC5682z。 3. 优化电源供应:检查电源供应是否稳定,以及是否存在较大的电源噪声。如果需要,可以考虑使用电源滤波器或者稳压器来改善电源质量。 4. 优化散热:检查芯片的散热情况,确保芯片工作在合适的温度范围内。如果需要,可以考虑增加散热措施,如散热片或者风扇。 5. 更换芯片:如果以上方法都无法解决问题,您可以尝试更换DAC5682z芯片,看是否能够解决问题。 希望以上建议能够帮助您解决问题。如果问题仍然存在,建议您联系DAC5682z的制造商或者技术支持,寻求专业的技术支持。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
549 浏览 0 评论
1613 浏览 0 评论
2047 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1513 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1337 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1757浏览 29评论
2781浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1724浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1634浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1645浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 05:50 , Processed in 0.792315 second(s), Total 85, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
326