完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛
|
|
相关推荐
2个回答
|
|
|
您是要将多个DAC38RF82完全同步使它们的输出相位对齐吗 DAC38RF82是使用SYSREF(JESD204B Subclass 1)实现确定性延迟。SYSREF是从与DACCLK相同的时钟域生成的。在将其本地多帧时钟(LMFC)重新同步到SYSREF之后,DAC将通过SYNC接口请求链路重新初始化。可以通过SPI接口启用和禁用SYSREF输入上的信号处理。
|
|
|
|
|
|
TSW14J56EVM是一款基于Xilinx Zynq-7000系列SoC的评估板,它提供了丰富的接口和功能。关于您的问题,TSW14J56EVM确实有额外的时钟同步输出端口。
在TSW14J56EVM上,您可以使用FMC(FPGA Mezzanine Card)接口或者通过FPGA内部的时钟管理单元(Clock Management Unit, CMU)来生成额外的时钟同步输出。以下是一些可能的解决方案: 1. 使用FMC接口:TSW14J56EVM提供了一个FMC接口,您可以将DAC38RF82EVM连接到FMC接口上。在这种情况下,您可以使用FMC接口上的时钟信号来同步触发DAC38RF82EVM输出的信号。 2. 使用FPGA内部的时钟管理单元(CMU):在TSW14J56EVM上,您可以使用FPGA内部的时钟管理单元(CMU)来生成额外的时钟同步输出。您可以将CMU生成的时钟信号分配给DAC38RF82EVM,以实现同步触发。 为了实现这一功能,您需要在FPGA内部编写相应的逻辑代码,以便生成所需的同步时钟信号。您可以使用Xilinx的开发工具(如Vivado)来实现这一过程。 总之,TSW14J56EVM确实有额外的时钟同步输出端口,您可以通过FMC接口或者FPGA内部的时钟管理单元(CMU)来实现与DAC38RF82EVM的同步触发。希望这些信息对您有所帮助! |
|
|
|
|
只有小组成员才能发言,加入小组>>
549 浏览 0 评论
1613 浏览 0 评论
2047 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1513 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1337 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1757浏览 29评论
2781浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1724浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1634浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1645浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 06:40 , Processed in 0.864531 second(s), Total 83, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
425