完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
时序没有问题的哈。FSDO=1的时候,SDO |
|
|
|
在这个问题中,我们需要分析DAC81416的FSDO定义和时序图,以确定为什么在FSDO=0时,SDO的bit位在时钟下降沿有效,但定义中写的是上升沿。
首先,我们来看一下FSDO的定义: Fast SDO bit (half-cycle speedup). When 0, SDO updates during SCLK rising edges. When 1, SDO updates during SCLK falling edges. 根据这个定义,当FSDO=0时,SDO应该在SCLK的上升沿更新。然而,时序图显示在FSDO=0时,SDO的bit位在时钟下降沿有效。这似乎与定义相矛盾。 为了解决这个问题,我们需要考虑以下几个因素: 1. 时序图和定义可能存在错误或不一致。在这种情况下,我们需要查找官方文档或联系制造商以获取正确的信息。 2. 时序图可能表示的是实际的硬件行为,而定义可能表示的是预期的行为。在这种情况下,我们需要根据实际硬件行为来调整我们的理解和预期。 3. 可能存在一个误解或混淆。在这种情况下,我们需要重新审视问题和相关文档,以确保我们正确理解了FSDO和SDO的行为。 综上所述,为了解决这个问题,我们需要进一步调查和验证时序图和定义的一致性。如果时序图和定义确实存在矛盾,我们需要根据实际硬件行为来调整我们的理解和预期。同时,我们也可以联系制造商以获取正确的信息和支持。 |
|
|
|
只有小组成员才能发言,加入小组>>
334 浏览 1 评论
528 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
773 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
649 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1126 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
55浏览 29评论
110浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
250浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
197浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
54浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 09:51 , Processed in 0.918246 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号