完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
采样率由MD0&MD1 pin 和提供的system clk共同决定.
举个例子,假设你想要44.1K的采用率,那么需要提供的system CLK由MD0和MD1来决定: 1. MD1 = Low, MD0 = High, System CLK = 512*fs = 22.5792M; 2. MD1 = High, MD0 = Low, System CLK = 384*fs = 16.9344M; 3. MD1 = High, MD0 = High, System CLK = 256*fs = 11.2896M; |
|
|
|
你可以理解成引脚决定了分频器的系数,只要MCLK输入,就可以通过分频产生I2S的时钟
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
570 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1021 浏览 1 评论
664 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
497 浏览 1 评论
1019 浏览 0 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
122浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
95浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
105浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
103浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
127浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-6 13:27 , Processed in 0.714153 second(s), Total 53, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号