完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
MCU:stm8s105s4
准备实现功能:tiM1,PWM中央对齐模式,CH1~3用于产生PWM; CH4用于产生同步信号触发ADC采样; 思路描述:CH4的CCiF进入中断,在中断里查询如果是CH4的TIM1_IT_CC4中断,就调用TIM1_SelectOutputTrigger(TIM1_TRGOSOURCE_UPDATE),触发ADC开始采样,ADC采样完成周触发完成中断,在中断中获得ADC结果。 问题描述:现在用CH4产生1/10占空比PWM信号已经可以输出,在TIM1_CAP_COM_IRQHandler中if(TIM1_GetITStatus(TIM1_IT_CC4) == SET)也可以进去,在这里面反转一个IO,用示波器观查这两个波形不是同步的,TIM1_IT_CC4中断的波形超前CH4输出的PWM; 请问:1:我的思路有问题吗? 2:如果没有问题为什么不同步? |
|
相关推荐
2个回答
|
|
这样配置当然不能同步了,在cc4中断中调用TIM1_SelectOutputTrigger(TIM1_TRGOSOURCE_UPDATE)后,是在计数器发生更新时间的时候才触发adc,而io口的反转是在进入cc4中断后马上翻转的。要实现cc4同步adc采样,直接用将cc4作为定时器的触发输出触发adc就行了。
|
|
|
|
在您描述的情况下,STM8S105S4的TIM1 CH4输出进行同时采样不能同步的原因可能有以下几点:
1. 中断延迟:在您的代码中,当TIM1_IT_CC4中断触发时,您需要执行一些操作,如查询中断状态、调用TIM1_SelectOutputTrigger()等。这些操作可能会引入一定的延迟,导致CH4的PWM信号与ADC采样不完全同步。 2. ADC采样时间:ADC采样需要一定的时间,这个时间可能会影响到采样的同步性。如果ADC采样时间过长,可能会导致采样信号与PWM信号之间的相位差增大,从而影响同步性。 3. 硬件配置:STM8S105S4的硬件配置可能会影响到同步性。例如,如果TIM1的时钟源配置不当,可能会导致PWM信号的频率与ADC采样频率不匹配,从而影响同步性。 为了提高同步性,您可以尝试以下方法: 1. 优化中断服务程序:尽量减少TIM1_IT_CC4中断服务程序中的操作,以减少中断延迟。例如,您可以将一些非关键的操作移出中断服务程序,以减少中断执行时间。 2. 调整ADC采样时间:尝试调整ADC的采样时间,使其与PWM信号的周期相匹配,以提高同步性。 3. 调整硬件配置:检查并调整TIM1的时钟源配置,确保PWM信号的频率与ADC采样频率相匹配。 4. 使用DMA:如果可能,您可以考虑使用DMA(直接内存访问)来处理ADC采样数据,以减少CPU的负担,从而提高同步性。 5. 使用外部触发:如果上述方法仍无法满足同步性要求,您可以考虑使用外部触发器来控制ADC采样,以实现更精确的同步。 总之,要实现TIM1 CH4输出进行同时采样的同步,需要综合考虑中断延迟、ADC采样时间、硬件配置等因素,并采取相应的优化措施。 |
|
|
|
只有小组成员才能发言,加入小组>>
调试STM32H750的FMC总线读写PSRAM遇到的问题求解?
1621 浏览 1 评论
X-NUCLEO-IHM08M1板文档中输出电流为15Arms,15Arms是怎么得出来的呢?
1546 浏览 1 评论
980 浏览 2 评论
STM32F030F4 HSI时钟温度测试过不去是怎么回事?
686 浏览 2 评论
ST25R3916能否对ISO15693的标签芯片进行分区域写密码?
1599 浏览 2 评论
1867浏览 9评论
STM32仿真器是选择ST-LINK还是选择J-LINK?各有什么优势啊?
650浏览 4评论
STM32F0_TIM2输出pwm2后OLED变暗或者系统重启是怎么回事?
518浏览 3评论
536浏览 3评论
stm32cubemx生成mdk-arm v4项目文件无法打开是什么原因导致的?
506浏览 3评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-24 01:18 , Processed in 0.959776 second(s), Total 85, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号