完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
我用的芯片是AD9707,该芯片的模拟电源的数字电源是分开的,现在我分别给模拟电源供电模拟3.3v,数字电源供电数字3.3v,上电过程中发现refio 和refio电压有的时候很小(<200mV),这样导致最终的输出信号幅度很小,因为此时还没有对其进行配置,默认状态下,refio 和refio采用的是内部参考电压,该引脚我也是按照要求接了0.uuf的电容到地的;测试过程中我发现,模拟电源跟数字电源的上电情况会影响该电压的大小,现在我的模拟电源比数字电源
上电提前55分钟左右,这个55分钟的间隔内,如果数字电源保持平稳为0的状态时,refio 和refio的电压正常,如果有漏电压加在数字电源上(1. 5 5v左右),很大概率上会影响refio 和refio的电压大小;请问可以解释下原因么,或者能帮我分析一下,怎样会影响到refio 和refio电压的大小呢? |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
1986 浏览 0 评论
1194 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
746 浏览 0 评论
1894 浏览 0 评论
1826 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 20:37 , Processed in 0.585536 second(s), Total 72, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2755