完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
嗨,
我使用virtex7 550t接收许多stm16链接。 GTH的参考时钟为155.520MHz,stm16接收正常。 现在我想接收stm64,但在核心发生器中用于stm64参考时钟我只能选择155.516MHz。 我不能为我的FPGA更改参考时钟。 这是正常的,如果我将使用155.520MHz作为stm64接收的参考? |
|
相关推荐
2个回答
|
|
您输入的线路费率是多少?
7系列GTH中的QPLL的分频器为“64”,因此如果输入的线速率为155.52(STM1)x 64,我认为可以获得155.52MHz的参考时钟选项。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
我使用vivado 2015.3核心生成器并选择Protocol-OC192。
核心发生器插入线速率-9.953Gbps。 如果我选择Protocol-OC48,核心发生器插入线路速率 - 2.48832Gbps。 9.953!= 4 * 2.48832。 这是一个错误吗? |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
365浏览 1评论
1961浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 11:36 , Processed in 1.219293 second(s), Total 80, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号