完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好,
我正在使用virtex 7设计高速MGT GTH信号。 请帮助我了解从Virtex 7到13.1 Gbps(最大数据速率)的连接器所需的MGT信号所需的最佳走线路由。 另请提供VIRTEX7高速信号的路由指南。 提前致谢。 |
|
相关推荐
5个回答
|
|
您可以从“7系列FPGA PCB设计指南”开始。
第4章和第4章 5。 https://www.xilinx.com/support/documentation/user_guides/ug483_7Series_PCB.pdf 问候, 伊萨 |
|
|
|
您可以从以下文档中获取布局指南:https://www.xilinx.com/support/documentation/user_guides/ug476_7Series_Transceivers.pdfhttps://www.xilinx.com/support/documentation/user_guides/ug483_7Series_PCB.pdf
Agood方法是找一个xilinx评估板作为参考。所有Xilinx板都提供PCB文件。 您可以从这些示例开始,并将它们与先前文档中列出的指南进行比较。 -------------------------------------------------- -------------------------------------------------- ---------------------------------------请注意 - 请将答案标记为“接受为 解决方案“如果提供的信息有用。 将Kudos发送给您认为有用且回复的帖子.------------------------------------ -------------------------------------------------- -------------------------------------------------- ---- -------------------------------------------------- -------------------------------------------------- ---------------------------------------请注意 - 请将答案标记为“接受为 解决方案“如果提供的信息是有帮助的。请给予您认为有用并回复导向的帖子。感谢你们.---------------------------- -------------------------------------------------- -------------------------------------------------- ------------ |
|
|
|
|
|
|
|
我认为没有指南提供FPGA和连接器之间的走线长度数。
走线长度取决于您的设计。 迹线不会太长,但你需要更多地关注SI问题,例如阻抗连续性。 -------------------------------------------------- -------------------------------------------------- ---------------------------------------请注意 - 请将答案标记为“接受为 解决方案“如果提供的信息有用。 将Kudos发送给您认为有用且回复的帖子.------------------------------------ -------------------------------------------------- -------------------------------------------------- ---- -------------------------------------------------- -------------------------------------------------- ---------------------------------------请注意 - 请将答案标记为“接受为 解决方案“如果提供的信息是有帮助的。请给予您认为有用并回复导向的帖子。感谢你们.---------------------------- -------------------------------------------------- -------------------------------------------------- ------------ |
|
|
|
电介质材料,介电厚度,迹线厚度等许多电路板物理因素也对决定所需工作频率的走线长度和厚度起着关键作用。
最佳实践是使用器件IBIS模型,PCB传输线模型运行Pre-SI(信号完整性)仿真,然后确定哪种适合您的电路板物理。 。 _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1175浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
587浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 19:32 , Processed in 1.208012 second(s), Total 84, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号