完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
现在,我创建了一个项目来实现SATA2主机,它可以写入或读取SATA设备。
我使用7系列收发器IP内核配置SATA PHY,但现在它无法与SATA设备通信。 IP内核输出信号'rxcominit'始终为低电平,'rxelectricalidle'始终为高电平 这是我第一次使用IPcore,我现在不知道。 有想法或经验的人可以留下信息,或者分享一些文件或网络链接给我。 希望可以有人帮帮我! 非常感谢!! (我的英语很差,所以希望有人能理解我说的话) |
|
相关推荐
1个回答
|
|
你好@ jxlannie,
检查这些建议是否有帮助 https://www.xilinx.com/support/answers/63869.html https://www.xilinx.com/support/answers/53364.html 问候,阿希什----------------------------------------------- - - - - - - - - - - - - - - - - - - - - - - - -请注意- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。感谢Kudos .-------------------- -------------------------------------------------- ------------------------ |
|
|
|
只有小组成员才能发言,加入小组>>
2427 浏览 7 评论
2828 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2295 浏览 9 评论
3377 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2467 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1285浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 20:41 , Processed in 1.430634 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号