完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛扫一扫,分享给好友
|
我使用Genesys2开发板和自制的SATA通过FMC卡。
我想在带有GTX单元的Kintex7上运行SATA控制器(来自opencores)。 但是,在通过收发器发送COMRESET后检测COMINIT信号时出现问题。 在ILA中,CORESET响应可以被rxelecidle识别,但这不是由收发器解释的。 在图形中,您可以在断言txcominit后看到ILA输出。 |
|
相关推荐
2个回答
|
|
|
也许XAPP870会有所帮助。
|
|
|
|
|
|
我找到了解决方案。
问题是,gtx7_transceiver.vhd文件中的默认时序参数SATA_MAX_INIT不符合我的要求。 我将默认值从21更改为25,并且OOB检测工作正常。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
3115 浏览 7 评论
3405 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2870 浏览 9 评论
3961 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3055 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1324浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1166浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 09:33 , Processed in 0.643794 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1264
