完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛扫一扫,分享给好友
|
|
|
|
|
|
|
除非您无法将软件应用程序安装在主板上可用的BRAM资源上,否则基于MicroBlaze的设计中不需要DDR控制器。
|
|
|
|
|
|
嗨,
我有一台使用Vivado 2015.3的VC707,我正在运行一个微型处理器。 我无法将我的软件放入BRAM资源中。 我已经尝试增加可用的BRAM大小(过去8192)但是这个字段是灰色的(虽然GUI表明它可以设置得更大)。 这将是一个伟大的第一步。 代替这样做,似乎我们应该能够使用大量可用的DDR3内存。 是否有一个参考,通过添加MIG7 DDR3控制器微纤维设计? 我最终得到sys_clk未连接,并且错误声明UI_CLK和AXI_CLK必须来自同一个源 - 但UI_CLK是MIG7块的输出。 只是很困惑.... 在那儿: 1)解释如何增加微纤维中的BRAM尺寸? 和 2)A *完整*解释如何将MIG7控制器添加到微纤维设计中? XAPP1162对于某一点很有用,但它适用于Kintex 7板。 任何帮助都会受到很大的关注。 谢谢, 大卫。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
3148 浏览 7 评论
3437 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2899 浏览 9 评论
4100 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3083 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1359浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1197浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-13 21:22 , Processed in 0.661271 second(s), Total 46, Slave 39 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1474
