完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好,
我在设计的后置和路径模拟过程中遇到了一个奇怪的错误,我想在这里分享一个可能的解决方案。 我的设计是其中一个部件以高频运行,其余部分以低频运行。 我使用IBUFG缓冲区缓冲输入时钟信号,此IBUFG缓冲区的输出转到: 1.用于产生更高频率的PLL 和 2.直接连接到低频运行的模块的时钟输入。 然后我对设计进行了合成,转换,映射和布局布线,并将生成的位文件下载到FPGA中,并通过UART通信我可以与设计进行通信。 我想做一个post-place-route模拟来查看desgn的行为但是我在映射过程中收到以下错误消息: =======错误:Anno:169 - 遇到没有处理的bel类型 错误:NetListWriters:528 - 不成功的设计注释。 任何人都可以让我知道阻止模拟的问题在哪里? 我必须提到正确执行行为和翻译后模拟! 备注:它与IBUFG输出的分支有关吗? 我只是推测它! 诚挚地感谢任何形式的帮助, 问候, |
|
相关推荐
1个回答
|
|
错误可能是时钟的错误,但我所看到的是你使用IBUFG驱动时钟引脚,这是不正确的。
IBUFG只是一个输入焊盘缓冲器,要求相关的焊盘是一个支持时钟的IO引脚。 它不是为了直接驱动结构逻辑的时钟输入。 对于没有进入PLL的分支,你应该在IBUFG(BUFG,BUFR,...)之后添加某种时钟缓冲器。 我不确定这些工具是否会自动插入BUFG组件,因为您已经实例化了IBUFG。 您的地点和路线是否抱怨大量的保留错误? - Gabor |
|
|
|
只有小组成员才能发言,加入小组>>
2415 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1104浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
444浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 01:29 , Processed in 1.259346 second(s), Total 77, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号