完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
亲爱的社区成员,
我正在实施XAPP861中推荐的8x过采样和数据恢复单元(DRU),以便在Virtex-4 FPGA上进行异步串行数据恢复。 我通过3米DVI电缆接收了160bbps的8b10b编码流。 在当前的测试项目中,我只有应用笔记示例(8x_oversample和DRU)中的模块以及用于检查恢复的数据正确性的模块。 该检查模块查找在数据包之间发送的三个特殊字的突发。 但是,此模块从不检测连续多个特殊字,这是不正确数据恢复的指示。 在此经验之后,我决定用应用笔记示例中的DRU替换自定义模块,该模块根据累积的8b10b解码器错误手动选择8x过采样器的采样时刻。 通过这种技术,我看到8采样时刻的非如何提供无差错解码。 我仔细地约束并检查了IDELY模块的位置以及捕获需要接近IDELY的数据流的FF,并且所有内容都按应用说明中的说明放置。 有没有人如何在Virtex4上成功实现异步数据恢复,谁可以从他/她的经验中给我一些建议? 在此先感谢您的帮助。 最好的祝福, 卡洛斯 |
|
相关推荐
2个回答
|
|
亲爱的社区成员,
随着时间的推移,我看不到对我的消息的回复,我会尝试简化我的问题,以便至少得到一些回复。 鉴于数据速率为160Mbps,您建议在Virtex4上实现异步数据恢复单元? 我真的很感激任何建议,因为我已经等了一周了。 请不要犹豫,询问提供适当答案所需的任何进一步信息。 最好的祝福, 卡洛斯 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1324浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
595浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
456浏览 1评论
2012浏览 0评论
737浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 03:15 , Processed in 1.357242 second(s), Total 80, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号