完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
a,不推荐。
正弦波可能上升得如此之慢,以至于系统中的噪声会导致上升沿和下降沿出现多个时钟,从而导致错误,并且数据未正确注册(不起作用)。使用单独的设备将正弦波缓冲 将其转换为适当的方波(建议使用具有少量滞后的差分比较器)。 Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 |
|
|
|
|
|
a,不推荐。
正弦波可能上升得如此之慢,以至于系统中的噪声会导致上升沿和下降沿出现多个时钟,从而导致错误,并且数据未正确注册(不起作用)。使用单独的设备将正弦波缓冲 将其转换为适当的方波(建议使用具有少量滞后的差分比较器)。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 03:45 , Processed in 0.706052 second(s), Total 76, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4480
