完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在我的设计中使用的时钟源是射频那边提供的19.2M的削顶正弦波,而我使用的时钟合成器不支持削顶正弦波的输入,所以通过过零比较器将其转为方波,这样做对时钟会有什么影响?会恶化时钟的性能吗?对AD和DA的采样又会有什么影响呢?
|
|
相关推荐
7个回答
|
|
使用了什么信号的 ADC, 一般数据手册中都会推荐配合的时钟源
|
|
|
|
我的问题是,正弦波的时钟经过过零比较器后是否会恶化,比如抖动增加,波形不好等? |
|
|
|
比较器存在 offset电压, 以及传输延迟,会对 时钟的质量产生影响 |
|
|
|
Clock jitter可由电压 jitter除以时钟上升沿摆率计算得 时间jitter.
增加一级附加的等效噪声恶化是一定有的,不过你可以在选择比较器的时候需要注意选择其整形后的波形输出要上升迅速的比较器,则可减少后面各种电压干扰转化而成的时间jitter. 前面提供的正弦波也要尽量上升沿陡峭以保证其过比较器后的jitter性能. 由于正弦波上升沿应该没有你比较器整形后的陡峭,所以在此 path上注意屏蔽外来干扰并尽量短走线以尽量减小外来电压噪声的影响. |
|
|
|
60user64 发表于 2018-8-24 09:43 当然,也要注意长走线的高摆率时钟的EMI问题。如果可能,做好终端匹配来消减高速上升沿信号的反射。 |
|
|
|
时钟对AD和DA采样的影响主要在于时钟的jitter,由于你添加了比较器,1.比较器自身会引入噪声,2.比较器的具有非理想特性,这两点都会恶化时钟的jitter.
|
|
|
|
加一个施密特触发器整形应该就行了,对于AD应该控制输入通道的噪声,对于DA则控制输出通道的噪声,时钟只要满足时序要求,影响可以忽略不计。
|
|
|
|
只有小组成员才能发言,加入小组>>
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1268 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1869 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4219 浏览 2 评论
8967 浏览 1 评论
3117 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1378浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1627浏览 2评论
1579浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1268浏览 2评论
1368浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-8 08:24 , Processed in 1.279629 second(s), Total 58, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号