完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好,
是否存在一些手册,详细解释了“回读相关”约束的使用(即在UG-470中完成的更多)。 例如... isPOST_CRC_FREQa以MHz为单位的时钟频率......或以ms为单位的两次后续回读之间的时间间隔? 还有一个问题:当POST_CRC约束设置为ENABLE时,是否意味着配置数据(或至少其中的一部分)被回读到用户逻辑中...减少可用于用户设计的资源? 谢谢。 |
|
相关推荐
2个回答
|
|
POST_CRC_FREQ仅在POST_CRC设置为ENABLE时适用。
启用POST_CRC属性可控制比特流中预先计算的CRC值与通过配置存储器单元的回读计算的内部CRC值的定期比较.POST_CRC_FREQ定义回读函数的频率(以MHz为单位),默认值为1 MHz。启用POST_CRC属性控制在比特流中生成预先计算的CRC值。 当加载配置数据帧时,设备从配置数据包计算循环冗余检查(CRC)值。 在加载配置数据帧之后,配置比特流可以向设备发出检查CRC指令,然后是预先计算的CRC值。 如果设备计算的CRC值与比特流中的预期CRC值不匹配,则设备将INIT_B拉低并中止配置。当禁用CRC时,在比特流中插入一个常量值代替CRC,并且设备执行 不计算CRC。希望它有帮助 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
None
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1150浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
582浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
448浏览 1评论
2003浏览 0评论
727浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 21:27 , Processed in 1.162086 second(s), Total 79, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号