完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我需要帮助另一个DONE引脚保持低电平。
请参考附件示意图。 我将这些设备置于主从串行配置中。 检查所有与Spartan和FLASH相关的权力。 Jtag工作正常。 我可以编程FLASH和/或Spartan 6。 INIT = 1.5V(首先是HIGH,然后是1.5V) CCLK很干净。 DATA出现在DO(引脚28串行PROM U 7)上。 DONE引脚低电平。 !!!! 我究竟做错了什么 ? Spartant上的M0,M1引脚是否与我在Master Slave配置的原理图中设置的方式相符。 ? 请指教。 谢谢 configuration.pdf 138 KB |
|
相关推荐
9个回答
|
|
我要添加.PROGRAM = HIGH.it从不切换???
|
|
|
|
嗨,
当你说DONE Is low时你能告诉我哪个FPGA很低吗? 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 |
|
|
|
嗨,
还要向我发送FPGA的“读取设备状态”输出,以便它可以帮助检测问题。 以下是菊花链与您使用的菊花链类似的示意图 - 关于此的相同说明可以从本指南的第141页-http://www.xilinx.com/support/documentation/user_guides/ug380.pdf中找到。 确保按照本原理图和本指南中的说明进行了所有重新设置。 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 |
|
|
|
所有4个FPGA的所有DONE引脚都连接在一起。
|
|
|
|
1.请发布两个FPGA的状态寄存器详细信息以了解问题2。
你是如何生成.mcs文件的? -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
athandr:
1-检查并重新检查原理图,它与图9-1相同。 除非我错过了什么。 FPGA的状态.. U3(大师)。 2':读取状态寄存器内容... [0] CRC错误:0 [1] IDCODE错误:0 [2] DCM锁定状态:1 [3] GTS_CFG_B状态:1 [4] GWE状态:1 [5] GHIGH状态:1 [6]解密错误:0 [7] DECRYPTOR ENABLE:0 [8] HSWAPEN PIN:1 [9] MODE PIN M [0]:1 [10] MODE PIN M [1]:1 [11]保留:0 [12] INIT_B PIN:1 [13] DONE PIN:0 [14] SUSPEND STATUS:0 [15] FALLBACK STATUS:0 -------------------------------------------------- -------- U4(奴隶)。 '3':读取状态寄存器内容... [0] CRC错误:0 [1] IDCODE错误:0 [2] DCM锁定状态:1 [3] GTS_CFG_B状态:1 [4] GWE状态:1 [5] GHIGH状态:1 [6]解密错误:0 [7] DECRYPTOR ENABLE:0 [8] HSWAPEN PIN:1 [9] MODE PIN M [0]:1 [10] MODE PIN M [1]:1 [11]保留:0 [12] INIT_B PIN:1 [13] DONE PIN:0 [14] SUSPEND STATUS:0 [15] FALLBACK STATUS:0 -------------------------------------------------- ------ U5(奴隶) '4':读取状态寄存器内容... [0] CRC错误:0 [1] IDCODE错误:0 [2] DCM锁定状态:1 [3] GTS_CFG_B状态:1 [4] GWE状态:1 [5] GHIGH状态:1 [6]解密错误:0 [7] DECRYPTOR ENABLE:0 [8] HSWAPEN PIN:1 [9] MODE PIN M [0]:1 [10] MODE PIN M [1]:1 [11]保留:0 [12] INIT_B PIN:1 [13] DONE PIN:0 [14] SUSPEND STATUS:0 [15] FALLBACK STATUS:0 ----------------------------- U6(奴隶) '5':读取状态寄存器内容... [0] CRC错误:0 [1] IDCODE错误:0 [2] DCM锁定状态:1 [3] GTS_CFG_B状态:0 [4] GWE状态:0 [5] GHIGH状态:0 [6]解密错误:0 [7] DECRYPTOR ENABLE:0 [8] HSWAPEN PIN:1 [9] MODE PIN M [0]:1 [10] MODE PIN M [1]:1 [11]保留:0 [12] INIT_B PIN:1 [13] DONE PIN:0 [14] SUSPEND STATUS:0 [15] FALLBACK STATUS:0 |
|
|
|
venkata:
这就是我为PROM创建.msc文件的方法。 首先,我为每个FPGA生成了4个单独的.bit文件 在Create PROM文件中(PROM文件格式)。 -step 1 - 选择存储目标 - Xilinx Flash / PROM -第2步- PROm Family - 平台Flash 设备 - xcf32p(32M) - 添加存储设备 -sterp 3 检查总和填充值 - FF 输出文件名 - 无标题(默认)。 输出文件locationm。 (我的项目地点)。 文件格式 - MSC 启用修订 - 是的 修订版1的数量 启用Com [压力 - 没有 在PROm File Fopmatter中: 我说要添加所有4个GFPGA文件。 - Genetate File(双击) 生成成功.. |
|
|
|
None
|
|
|
|
如何根据第141页的UG380的音符1禁用DONE引脚?
1. DONE引脚默认为开漏输出,需要外部上拉 电阻。 对于除第一个以外的所有设备,必须禁用DONE上的活动驱动程序。 对于链中的第一个设备,可以启用DONE上的活动驱动程序。 看到 串行菊花链的指南和设计注意事项。 - 此注释暗示禁用DONE必须仅对MASTER禁用? 我已经尝试过这个主.bit文件。 - 生成编程文件。 - 进程属性 - 配置选项 - 配置引脚完成 - 上拉.. 在另外3个FPGA上。 我将DONR引脚设置为“Float”.. 有没有办法将此选项包含在.UCF文件中? 谢谢 |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1328浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
595浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
457浏览 1评论
2012浏览 0评论
737浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 05:27 , Processed in 1.412879 second(s), Total 92, Slave 76 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号