完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
初始化链产生蓝色的“识别成功”和:错误:影响硬件配置中可能存在问题。
检查电缆,扫描链和电源连接是否完好,指定的扫描配置是否与实际硬件匹配,以及电源是否足够并提供正确的电压。 我们相信我们的JTAG链硬件配置是正确的,我们的电源是好的并且连接正确。 此外,当我尝试在JTAG模式或主SPI模式下编程我的xc7k160t时,我得到: 信息:iMPACT:583 - '1':从设备读取的idcode与bsdl文件中的idcode不匹配。 信息:iMPACT:1578 - '1':设备IDCODE:00001111111111111111111111111111信息:iMPACT:1579 - '1':预期IDCODE:00000011011001001100000010010011 仅供参考,我的Program_B脉冲由微处理器在加电时提供。 几秒钟后 使用Impact我得到了上述错误。如何解决我的问题? |
|
相关推荐
13个回答
|
|
很抱歉听到这个消息。
是的,将PROGRAM_B脉冲低电平约300ns或更长时间会重置FPGA并开始重新配置。 下次也可以最好检查INIT_B。 一旦器件上电(Tpor之后)或者在PROGRAM_B无效后(Tpl之后),应该变高。 一旦完成内务处理,INIT_B将解除高阻抗并通过外部上拉拉高。 在原帖中查看解决方案 |
|
|
|
>我们认为我们的JTAG链硬件配置正确>我们的电源良好且连接正确。
信念是不够的,因为这表明JTAG链断了。 您需要通过带有示波器的原理图和物理硬件来确定它的位置。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
|
|
|
|
那么您能否提供您对范围测量所做分析的记录。
你在哪里探究? 什么有用? 什么不起作用? ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
|
|
|
|
JTAG上的连接看起来正确,除了P2.8上的TDO上的点。
点可能表示这实际上并未连接到P2.8引脚。 您没有提供包含与VCCO_0连接的原理图页面。 在我之前的帖子中,我询问了以下内容,但您没有提供任何答案: 你在哪里探究? 什么有用? 什么不起作用? ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
你在哪里探测TDI,TCK,TMS&
TDO? 在FPGA上还是在P2连接器上? 如果你在P2和FPGA过孔之间使用欧姆表,那么每个都接近0欧姆? 这是发生在装配批次中的每个电路板上还是只发生一个? ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
我们用所有四条JTAG线路的欧姆表验证了连接性
从连接器到FPGA下面的过孔。 我们又重新开始了 初始化链和程序FPGA期间的四条JTAG线 并且TDO线永远不会激活。 此外,FPGA很冷。 我们 再次使用3.3V电源到FPGA的范围进行检查 在初始化和程序期间,它不会下垂并且稳定。 我们 在程序期间仅测量3.2 mA的稳定电流消耗和3.6 mA。 到目前为止,我们检查过的所有电路板都存在同样的问题。 我们正在为我们认为需要的所有银行提供动力 (不是银行15)。 我们使用了Spartan-3,Virtex-4和Virtex-5部件 在以前的设计没有任何问题,但我们是完整的 失去解释这一点。 |
|
|
|
|
|
|
|
|
|
|
|
这很不幸,因为我的所有电路板现在都用于垃圾箱。
在关闭此论坛问题之前,请确认一个Program_B 连接到微处理器和脉冲为x usec时 微处理器启动将启动Impact的FPGA配置 并从SPI闪存。 我还没有能够验证这方面作为我的 FPGA尚未启动,我想确定我的下一次转速。 董事会将配置。 再次感谢你的帮助。 |
|
|
|
很抱歉听到这个消息。
是的,将PROGRAM_B脉冲低电平约300ns或更长时间会重置FPGA并开始重新配置。 下次也可以最好检查INIT_B。 一旦器件上电(Tpor之后)或者在PROGRAM_B无效后(Tpl之后),应该变高。 一旦完成内务处理,INIT_B将解除高阻抗并通过外部上拉拉高。 |
|
|
|
7系列配置用户指南UG470确实将VCCBRAM记录为配置序列 - >设备上电部分中的上电要求的一部分。
对于配置,7系列器件需要为VCCO_0,VCCAUX,VCCBRAM和VCCINT引脚供电。 电源排序要求在相应的7系列FPGA数据表中描述。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2830 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1287浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 22:24 , Processed in 1.728893 second(s), Total 102, Slave 86 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号