完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
是否可以完全重新配置具有不同硬件门的FPGA? 目前,我没有PR功能。 我想用不同的设计完全重新配置我的Zynq板。 假设,我有和门和xor门,两者都在PL中单独工作,但可以完全重新配置zynq,以便我的AND门将在一个位置,而xor门将在另一个位置,两者都将可操作。 所以我的.bit文件将包含有关在不同FPGA位置配置两个不同硬件模块的信息。 以上来自于谷歌翻译 以下为原文 Hi, Is it possible to fully reconfigure a FPGA with different hardware gates? Currently, I do not have PR feature. I want to fully reconfigure my Zynq board with different designs. Suppose, I have and gate and xor gate, both are individually working fine in PL but is it possible to fully reconfigure zynq so that my AND gate will be in one position and xor gate will be in another position and both will be operational. so my .bit file would contain information on configuring two different hardware modules in different FPGA locations. |
|
相关推荐
1个回答
|
|
是的,您可以实例化您的模块foo和模块栏并将它们绑定在顶部(即驱动相同的时钟可能,驱动两者的输入并将输出多路复用到类似的IO等)并以这种方式使用它们。
您只需要在顶层实例化两个模块。 它们将同时存在于位文件中。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 以上来自于谷歌翻译 以下为原文 Yes, you can instantiate your module foo and module bar and tie them at the top (ie drive the same clock to both maybe, drive inputs of both and multiplex the outputs to similar IO etc) and use them that way. You just need to instantiate the two modules in your top level. They'll exist in the bit file simultaneously.- Please mark the Answer as "Accept as solution" if information provided is helpful. Give Kudos to a post which you think is helpful and reply oriented. |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1141浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
726浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 13:27 , Processed in 1.371837 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号