完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我是FPGA和Vivado的初学者。 我是第一个使用Vivado工具的人。 所以,我尝试在我的FPGA上配置我的逻辑(只是打开LED)。 我成功地做到了这一点。 但有一个我想知道的。 我不知道在进行引脚分配时我看到的IO标准是什么。 (来自LVCMOS18) 他们的意思是什么? |
|
相关推荐
8个回答
|
|
嗨@ kbj1213,
请访问第54页以后的网址:http://www.xilinx.com/support/documentation/user_guides/ug471_7Series_SelectIO.pdf和https://forums.xilinx.com/t5/PLD-Blog/IO-Pins-Voltages-Currents- 和标准/ BA-p / 144652 谢谢,Arpan ----------------------------------------------- - - - - - - - - - - - - - - - - - - - - - - - -请注意- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。感谢Kudos .-------------------- -------------------------------------------------- ------------------------ |
|
|
|
@ kbj1213IO标准定义了您的接口操作的电压电平以及信号类型。
通过IDT的应用笔记AN-230,可以帮助您更好地理解 https://www.google.co.in/url?sa=t&rct=j&q=&esrc=s&source=web&cd=1&cad=rja&uact=8&ved=0ahUKEwjJ0LCMouHQAhVE2LwKHQaWDoQQFggZMAA& URL = HTTPS%3A%2F%2Fwww.idt.com%2Fdocument%2Fapn%2F230-IO-接口标准的&安培; USG = AFQjCNEcOFiD3CoI46EpCXzAUvdztnaTtA&安培; BVM = bv.14 ... -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
请参考Xilinx和第三方的附件。
它将为您提供IO标准的概述。 总之,FPGA是可编程器件,其中逻辑IO,逻辑和互连是可编程的。 由于IO是可编程的,因此支持多IO标准,您可以使用它与其他设备进行通信 谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 7系列FPGA概述.ppt 5680 KB 6_ioplacement.ppt 66 KB |
|
|
|
工程师选择I / O标准的原因是它简化了设计。
标准意味着在将设备从任何供应商连接到任何其他供应商时,您不必担心电压和可能的损坏; 设备之间的连接应该正常运行(如果它可以工作则没有任何说明)。 Xilinx FPGA的制作方式使用户可以根据其他接口IC IO线配置任何IO标准。 在项目实施期间,通常需要在ucf文件中定义所需的IO标准。 各设备系列selectIO用户指南中提供的所有支持的IO标准和其他IO相关信息。 大多数Xilinx FPGA IO标准都是根据JEDEC国际标准定义的。 请参考以下论坛链接https://forums.xilinx.com/t5/PLD-Blog/I-O-Pins-Voltages-Currents-and-Standards/ba-p/144652,了解有关IO标准使用的一些基本信息 LVCMOS18意味着IO标准是基于1.8V的低压互补金属氧化物半导体(LVCMOS)IO标准 有关使用Vivadotools的IO标准引脚分配和时钟规划的详细信息,请参阅https://www.xilinx.com/support/documentation/sw_manuals/xilinx2012_2/ug899-vivado-io-clock-planning.pdf _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
需要注意的一点是:I / O标准没有设置端口的电压。
您为该I / O bank提供的Vcco(取决于PCB和电源设计)定义了输出电压。 I / O标准只是告诉FPGA将向该端口提供什么电压。 我们常常在Xilinx论坛上看到初学者说“我将我的端口设置为LVCMOS18,但它提供3.3V!为什么?” 答案是,如果提供3.3V,输出电压将为3.3V。 将I / O标准设置为LVCMOS18将(a)产生与LVCMOS18或LVCMOS33的标准不匹配的I / O端口,以及(b)可能损坏器件。 在输出端获得不同电压的唯一方法是调整提供给该组的电压。 在许多设计中,你会发现一个银行的电压为1.8V,一个银行的电压为2.5V,另一个银行的电压为3.3V - 可以访问所有常见的选项。 在某些开发套件中,至少有一个组可调节电源,允许您设置电压。 |
|
|
|
嗨@ kbj1213,
您定位的是哪种设备,根据设备,请参考相关的UG: 例如,针对KCU105 Board Constraints文件列表检查页面117以及所有Iostandard https://www.xilinx.com/support/documentation/boards_and_kits/kcu105/ug917-kcu105-eval-bd.pdf 谢谢, Sarada -------------------------------------------------- ------------------------------------------请将帖子标记为答案“ 接受作为解决方案“万一它有助于解决您的查询。如果帖子引导到解决方案,请给予赞誉。 |
|
|
|
|
|
|
|
@ kbj1213请关闭此帖子,将帖子标记为“Accept as Solution”。
帮助其他论坛用户进行类似的查询。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2389 浏览 7 评论
2805 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2272 浏览 9 评论
3346 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2440 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
769浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
551浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
392浏览 1评论
1976浏览 0评论
693浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-1 14:13 , Processed in 1.297284 second(s), Total 96, Slave 78 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号