完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我在设计中使用Zynq 7000 SOC。 我已经在PS中启用了UART 0和UART1以及额外的调制解调器信号。 除此之外,我需要在PL侧再创建2个UART,我选择了UART 16550 IP内核。 所有4个UARTS都是4线。 即它们包括TX,RX,RTS和CTS信号。 我不需要vivado自动提供的其他信号,如DCDN,Rin等。很少有输入类型的信号,我将它们连接到常数0.但输出类型的UART信号不能连接到任何 不变。 在实现设计并打开它时,该工具要求我为这些额外信号分配引脚,这在我的项目中是不需要的。 如何删除UART的这些额外冗余信号? 我也尝试编辑UART HDL文件,但它只是一个只读文件。 请建议 问候 |
|
相关推荐
2个回答
|
|
这些信号在BD中被标记为“外部”吗?
如果是这样,或者在任何情况下,您所要做的就是确保这些信号不会从BD设计导出到顶层。 在这种情况下,它们只是将从设计中删除,并且不需要引脚分配。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
嗨,我把外部的tx,rx,rts和cts信号做了。
我已经为我的BD自动生成了顶级包装文件。 但是,在顶级包装器中,我打开了端口,因此不需要引脚分配或端口分配。 仍然vivado抛出错误说端口不匹配。 我该怎么办? |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1342浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
596浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
460浏览 1评论
2013浏览 0评论
738浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 16:12 , Processed in 1.305655 second(s), Total 77, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号