完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨!
我使用zynq boardC7Z020-2CLG400I,在ug 865中提到PS_CLK必须在30 MHz和60 MHz之间。 并且,在ug 585中也提到,对于使用33.33 MHz PS_CLK的128 KB FSBL,RSA认证时间大约需要56 ms。 那么,我应该给PS_CLK多少钱。 |
|
相关推荐
1个回答
|
|
我的问题是zynq xC7Z020-2CLG400I,我应该修复什么PS clk,以及为此做什么参数需要考虑。
|
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1172浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
587浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 17:09 , Processed in 1.489944 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号