完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如主题中所示,我想同时使用GTX和DDR3,但它们都使用user_clk(USER_CLOCK_P为K28,USER_CLOCK_N为K29)。我不想更改IP核的参数。还有其他吗?
解决这个问题的方法? 非常感谢。 |
|
相关推荐
5个回答
|
|
嗨,
我不知道GTX,但MIG参考时钟没有像系统时钟那样的许多限制。 您可以从任何来源驱动它,请参考下面xilinx AR的选项2,关于如何在MIG GUI中选择No Buffer选项,然后将您的时钟连接到ref_clk_1信号 http://www.xilinx.com/support/answers/43876.html 还有一件事是确保idelaycontrller处于复位状态,直到您的参考时钟稳定 希望这可以帮助 问候, Vanitha -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 在原帖中查看解决方案 |
|
|
|
嗨,
我不知道GTX,但MIG参考时钟没有像系统时钟那样的许多限制。 您可以从任何来源驱动它,请参考下面xilinx AR的选项2,关于如何在MIG GUI中选择No Buffer选项,然后将您的时钟连接到ref_clk_1信号 http://www.xilinx.com/support/answers/43876.html 还有一件事是确保idelaycontrller处于复位状态,直到您的参考时钟稳定 希望这可以帮助 问候, Vanitha -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 |
|
|
|
你好
GTX需要外部振荡器通过收发器时钟参考引脚提供专用时钟输入源,不能与其他逻辑共享。 因此,您需要将user_clk用于GTX,并且可以使用外部200Mhz振荡器为MIG生成的系统时钟。 此外,KC705上的GTX具有固定的时钟输入源,使用它们时应使用它们。 参考 UG810中的GTX收发器部分了解更多详情。 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用的帖子。感谢.-- ---------------------------- --------------------- ---------------------- |
|
|
|
非常感谢 。
|
|
|
|
感谢您的帮助。
|
|
|
|
只有小组成员才能发言,加入小组>>
2383 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2263 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2430 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
756浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
546浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
368浏览 1评论
1964浏览 0评论
683浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-23 21:44 , Processed in 1.214505 second(s), Total 85, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号