完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨FPGA伙计们,
任何人都可以帮我解决这个错误 “请尝试允许map / placer完成执行(通过将环境变量XIL_PAR_DEBUG_IOCLKPLACER设置为1”)我也附加了txt文件,该文件对某些信号集显示相同的错误 谢谢,Yjn ddr2_bug_report.txt 7 KB |
|
相关推荐
4个回答
|
|
嗨,如果您使用的是Windows,请右键单击我的电脑 - >属性 - >高级系统设置 - >“高级”选项卡 - >环境变量 - >新建。如果您使用的是linux:setenv XIL_PAR_DEBUG_IOCLKPLACER 1或导出
XIL_PAR_DEBUG_IOCLKPLACER = 1取决于你使用的shell.Thanks,Vinay -------------------------------------------------- ------------------------------------------您是否尝试在Google中输入问题? ? 如果没有,你应该在发布之前。 此外,MARK这是一个答案,以防它有助于解决您的查询/问题。给予帮助您找到解决方案的帖子。 在原帖中查看解决方案 |
|
|
|
嗨,如果您使用的是Windows,请右键单击我的电脑 - >属性 - >高级系统设置 - >“高级”选项卡 - >环境变量 - >新建。如果您使用的是linux:setenv XIL_PAR_DEBUG_IOCLKPLACER 1或导出
XIL_PAR_DEBUG_IOCLKPLACER = 1取决于你使用的shell.Thanks,Vinay -------------------------------------------------- ------------------------------------------您是否尝试在Google中输入问题? ? 如果没有,你应该在发布之前。 此外,MARK这是一个答案,以防它有助于解决您的查询/问题。给予帮助您找到解决方案的帖子。 |
|
|
|
|
|
|
|
你好Vinay,
重新启动ISE后,错误已被清除,但现在我在附加的txt文档中面临完全38个bug,你对此有任何想法吗? “不兼容的IOB被锁定到同一个存储区1冲突的IO标准是:IO标准1:名称= LVCMOS25,VREF = NR,VCCO = 2.50,TERM = NONE,DIR = BIDIR,DRIVE_STR = NR锁定的IOB列表:ddr2_dq ddr2_dq ddr2_dq ddr2_dq ddr2_dq ddr2_dq ddr2_dq ddr2_dq “地点:311 - IOB ddr2_dqs被锁定到第21行的AK28站点。这违反了SelectIO银行规则。其他不兼容的IOB可能被锁定到同一个银行,或者这个IOB可能被非法锁定到Vref站点。” 在那个txt的一些引脚名称,如AK28,AB31等,但我没有在我的ucf中使用,但它似乎是错误可能是什么问题 谢谢,Yjn ddr2_bug.txt 9 KB |
|
|
|
只有小组成员才能发言,加入小组>>
2378 浏览 7 评论
2793 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2260 浏览 9 评论
3334 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2426 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
750浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
537浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
360浏览 1评论
753浏览 0评论
1955浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-20 04:24 , Processed in 1.163026 second(s), Total 54, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号