完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在Vivado 2016.1和Kintex-7 FPGA中,我可以使用名为“Clocking Wizard v5.3”的IP来配置为我的项目输出系统时钟的MMCM。
自定义此IP后,将自动为IP生成约束文件(XDC文件),它包含用于时序分析的“create_clock”和“set_input_jitter”约束。 在ISE 14.7和Spartan-3 FPGA中,我可以使用称为“时钟向导”的IP来配置为我的项目输出系统时钟的DCM。 自定义此IP后,我有以下问题: Spartan-3 DCM需要哪些约束(用于时序分析),它们是否会自动放置在我的项目中的某个位置? |
|
相关推荐
2个回答
|
|
ISE中的时钟向导不会生成约束。
Vivado中许多强大的概念之一是支持“范围约束” - 与特定模块相关的约束文件,无论模块在实例化的层次结构中的哪个位置都可以应用。 这使得时钟向导可以生成一个可用于时钟核心的约束文件,而无需知道时钟核心实例化的完整路径名称(也不使用通配符)。 ISE没有这样的机制。 某些IP内核生成“示例”UCF文件 - 这些文件包含可以复制到主UCF文件中的命令 - 您可以修改分层INST和NET名称以匹配您的层次结构。 但是,时钟向导却没有。 就需要什么约束而言 - 您需要输入时钟引脚的PERIOD约束 - 通常是表单的约束 NET TNM_NET =; TIMESPEC TS_ PERIOD = INPUT_JITTER HIGH; 由此,该工具将自动为DCM的输出导出适当的PERIOD约束 - 您可以在ngdbuild(.bld文件)的日志文件中查看派生约束。 Avrum 在原帖中查看解决方案 |
|
|
|
ISE中的时钟向导不会生成约束。
Vivado中许多强大的概念之一是支持“范围约束” - 与特定模块相关的约束文件,无论模块在实例化的层次结构中的哪个位置都可以应用。 这使得时钟向导可以生成一个可用于时钟核心的约束文件,而无需知道时钟核心实例化的完整路径名称(也不使用通配符)。 ISE没有这样的机制。 某些IP内核生成“示例”UCF文件 - 这些文件包含可以复制到主UCF文件中的命令 - 您可以修改分层INST和NET名称以匹配您的层次结构。 但是,时钟向导却没有。 就需要什么约束而言 - 您需要输入时钟引脚的PERIOD约束 - 通常是表单的约束 NET TNM_NET =; TIMESPEC TS_ PERIOD = INPUT_JITTER HIGH; 由此,该工具将自动为DCM的输出导出适当的PERIOD约束 - 您可以在ngdbuild(.bld文件)的日志文件中查看派生约束。 Avrum |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1136浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
726浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 10:56 , Processed in 1.199399 second(s), Total 48, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号