完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,我们使用sp6lx100t接收125Mbps采样率adc,数据速率为2Gbps,单个len为DDR模式下为1 Gbps。
我们发现很难接收到adc中定义的正确模式(调整约束中的时钟和偏移也失败了)。 当我们将adc采样率降低到50Mbps时,我们可以正确接收一个通道数据,但其他3个通道仍然是错误的。 那么难以使用sp6来获得如此快速的数据速率吗? 我发现数据表中最坏的情况是500Mbps的2个数据宽度。 sp6接收的最大数据速率是多少? 以及A7或K7设备怎么样? 谢谢大家! |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
2184 浏览 7 评论
2621 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2095 浏览 9 评论
3159 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2213 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
456浏览 1评论
1544浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2189浏览 0评论
518浏览 0评论
1669浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-5-22 01:02 , Processed in 1.063465 second(s), Total 74, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号