完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
在Xilinx ISE中使用VHDL实现ADC期间,无法将端口声明为读取模拟信号的“真实”端口。 请建议我能够使用VHDL使用XC6LX45T在SP605基板上实现ADC 如果可以实现,请建议我算法/实现。 |
|
相关推荐
8个回答
|
|
简而言之,你不能 - 不是斯巴达6。
您需要一个外部ADC,并将生成的数字输出馈入FPGA进行操作。 ----------“我们必须学会做的事情,我们从实践中学习。” - 亚里士多德 在原帖中查看解决方案 |
|
|
|
简而言之,你不能 - 不是斯巴达6。
您需要一个外部ADC,并将生成的数字输出馈入FPGA进行操作。 ----------“我们必须学会做的事情,我们从实践中学习。” - 亚里士多德 |
|
|
|
为了能够在FPGA内部实现ADC,需要芯片中没有模拟比较器的模拟比较器。
因此,您不能在芯片中实现ADC,并且不支持芯片级的实际端口。在芯片边界使用LVDS接收器作为比较器来实现ADC的技巧。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
|
|
|
|
如果您使用的是SP605评估板,那么最好不要看看可以使用的硬件做什么。
我没有彻底检查过,但我不相信电路板上有任何这样的LVDS缓冲区能够做到已经建议的“技巧”。 但是,有一个非常好的FMC连接器,可以插入FMC ADC卡。 也许如果你准确地描述了你想要实现的目标,你可以得到一些更相关的建议。 ----------“我们必须学会做的事情,我们从实践中学习。” - 亚里士多德 |
|
|
|
我对使用VHDL编程实现ADC inSP605评估板感兴趣。
根据我对SP605硬件用户指南(UG526)的理解,SP605中没有LED缓冲区。 请建议使用methat方法,我可以将模拟信号值输入到digitalusingSP605评估板。 |
|
|
|
|
|
|
|
感谢您的回复。我将尝试使用ADC FMC卡。
|
|
|
|
只有小组成员才能发言,加入小组>>
2260 浏览 7 评论
2664 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2155 浏览 9 评论
3227 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2296 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
546浏览 1评论
1615浏览 1评论
114浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2264浏览 0评论
582浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-7 20:21 , Processed in 1.319480 second(s), Total 93, Slave 76 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号