完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我尝试使用ADC∑-Δ,它将模拟信号转换为0~5伏之间的振幅。我不知道如何设置ADC参考:事实上,当我选择输入范围VSS-VDDA时,参考值自动设置为1.25 V,这对我来说不是正确的值,因为这样,我将转换一个幅度大于参考的信号。我该怎么办?有人能帮我吗? 以上来自于百度翻译 以下为原文 Hi, I'm trying to use an ADC sigma delta which converts an analog signal with amplitude between 0-5 Volts. I don't understand how to set the ADC reference : in fact when I select the input range VSS-VDDA the reference automatically is set to 1.25 V , that is not the right value for me because in this way i would convert a signal with an amplitude greater than the reference. How can i do?Can someone help me? |
|
相关推荐
4个回答
|
|
当使用VSSA到VDD时,内部VREF 1.024 V未被使用,转换
是VDD供应的比率。 以上来自于百度翻译 以下为原文 When you use Vssa to Vdd the internal Vref 1.024 V is not being used, the conversion is ratiometric to the Vdd supply. |
|
|
|
谢谢你的回答,
我不明白在哪一种意义上,参考是比例的?您的意思是,在ADC的输入中,在0V~5V之间的输入以0和1.25 V之间的信号的方式自动地被分配到4。我对此提出质疑,因为当我将VSSA设置为VDD时,该组件中的引用为1.25V,即在我的情况下是VDD/4。 以上来自于百度翻译 以下为原文 Thanks for the answer, I don't understand in which sense the reference is ratiometric?you mean that the input between 0-5 V is automatically ratioed to 4 in the way to have a signal between 0 and 1.25 V at the input of ADC? I question this because When i set vssa to vdd the reference showed in the component is 1.25V that is VDD/4 in my case. |
|
|
|
谢谢你的回答。如果我理解正确的文件,一旦VSSA和VDD之间的输入信号进入ADC,它减少了,resistior分落在动态0-1.25v,这样就可以使用1.25作为参考电压?
以上来自于百度翻译 以下为原文 Thanks for the answer . If i understood correctly from the document , once the input signal between vssa and vdd goes to the ADC , it is reduced by a resistior divider in order to fall in the dynamic 0-1.25V and in this way it is possible to use the 1.25 as voltage reference? |
|
|
|
以下是技术支持的结果
你好,Dana, 是的,我们确认通过减小调制器增益来实现更高的输入范围。 通过电容器比例的缩小。 下面链接的PSoC3技术参考手册的第385页描述了这个增益。 Δ-∑调制器中的配置: 一个HREF =“HTTP://www. CyPress?COM/?DOCID=46233“& PSTSO3技术参考手册& lt;/a & gt; 问候,Dana。 以上来自于百度翻译 以下为原文 Here is the results from tech support - Hello Dana, Yes, we have confirmation that the higher input range is achieved by reducing the modulator gain through through reduction of the capacitor ratio. Page 385 of the below linked PSoC3 Technical Reference Manual describes about this gain configuration in the Delta Sigma modulator: http://www.cypress.com/?docID=46233"> PSoC3 Technical Reference Manual Regards, Dana. |
|
|
|
只有小组成员才能发言,加入小组>>
752个成员聚集在这个小组
加入小组2070 浏览 1 评论
1826 浏览 1 评论
3639 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1761 浏览 6 评论
1513 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
511浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
361浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
410浏览 2评论
357浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
857浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-24 17:54 , Processed in 1.078078 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号