完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
在几个同步SRAM部分的数据表中,我可以看到虚拟读取周期。什么是虚拟读取周期。需要什么?
以上来自于百度翻译 以下为原文 In the datasheet of several SYNC SRAM parts I can see about dummy read cycle.What is dummy read cycle. What is the need for that? |
|
相关推荐
2个回答
|
|
在读取周期到写入周期的过渡期间使用伪读取周期,以避免总线争用。
以上来自于百度翻译 以下为原文 Dummy read cycle is used during the transition from read cycle to write cycle to avoid bus contention. |
|
|
|
在读操作期间,数据线将由SRAM驱动。但是,对于写入周期,必须对数据线进行三线化,并且外部的线将被驱动。如果适当的定时被满足,并且在数据线进入高Z状态之后给出数据;器件将正确工作。但是如果没有合适的定时,总线争用可能会发生。为了在更安全的一侧工作,可以在读写周期之间引入虚拟读取周期。在虚拟读取数据线将处于高阻抗状态,并且在下一个周期中,可以给出要写入的数据。
以上来自于百度翻译 以下为原文 During read operation the data lines will be driven by the SRAM. But for write cycle the data lines have to be tristated and the lines will be driven externally. If proper timings are met and data is given after the data line goes in to High Z state; the device will operate correctly. But if proper timings are not met bus contention can happen. For operating in a safer side, a dummy read cycle can be introduced in between read and write cycle. During the dummy read data lines will be in high impedance condition and in the next cycle the data to be written can be given. |
|
|
|
只有小组成员才能发言,加入小组>>
750个成员聚集在这个小组
加入小组2055 浏览 1 评论
1811 浏览 1 评论
3621 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1746 浏览 6 评论
1499 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
484浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
337浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
400浏览 2评论
341浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
834浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-9 07:07 , Processed in 0.772711 second(s), Total 81, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号