完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
大家好 !
最近我提出了一个问题:我们知道,开发板上有一些并行闪存,比如Spartan-3e启动板有128Mbits并行闪存。 看起来他们(并行闪存)用于配置FPGA。 现在我已成功使用并行闪存来存储一些非易失性数据但不配置比特流。 这是我的问题:XtrmeDSP Starter Platform -Spartan-3A DSP 1800A版板上有一个16Mx8并行闪存,是用于存储非易失性数据的并行闪存,或者用于仅为FPGA配置并行闪存。 有没有人之前使用过borad,因为我没有。 所以我希望有人能告诉我。 以上来自于谷歌翻译 以下为原文 Hello everyone ! Recently I come up to one question : as we know ,there are some parallel flash on the development board , like Spartan-3e starter board has a 128Mbits Parallel Flash. It looks likes they ( parallel flash ) are used to configure the FPGA. Now I have successfully use the parallel flash to store some Non-Volatile data but not configure bitstreams. Here is my question : There are is a 16Mx8 parallel flash on XtrmeDSP Starter Platform - Spartan-3A DSP 1800A Edition board, is the parallel flash can be used to store Non-Volatile data or the parallel flash is used for configuring FPGA for only. Did anyone use the borad before , because I didn't . So I wish someone can tell me. |
|
相关推荐
3个回答
|
|
它可以存储配置和正常程序数据。
以上来自于谷歌翻译 以下为原文 It can store both configuration and normal program data. |
|
|
|
如何区分配置数据和用户数据。
我找不到任何相关的文件。 可以任何人提出一些解决方案 以上来自于谷歌翻译 以下为原文 How to differentiate between the config data and user data. I could not find any documentation on that. Can any one suggest some solutions |
|
|
|
vibi.fft写道:
如何区分配置数据和用户数据。 我找不到任何相关的文件。 可以任何人提出一些解决方案 我相信当从并行闪存配置时,您可以指定(在位文件中,或其他地方,我不记得)配置映像是存储在闪存的底部,还是从闪存的顶部开始 然后往下走 因此,您知道配置映像的大小(在家庭用户指南中),您知道闪存的大小,并且您知道配置映像在闪存中的位置。 剩下的空间可供您使用。 ----------------------------是的,我这样做是为了谋生。 以上来自于谷歌翻译 以下为原文 vibi.fft wrote:I believe that when configuring from parallel flash, you can specify (in the bit file, or elsewhere, I don't remember) whether the configuration image is stored at the bottom of the flash going up, or starting at the top of the flash and going down. So you know the size of the configuration image (it's in the family user guide), you know the size of your flash, and you know where the configuration image lives in the flash. The rest of the space is available for your use. ----------------------------Yes, I do this for a living. |
|
|
|
只有小组成员才能发言,加入小组>>
2395 浏览 7 评论
2810 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2277 浏览 9 评论
3354 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2445 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
781浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
558浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
405浏览 1评论
1985浏览 0评论
704浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 03:23 , Processed in 1.341160 second(s), Total 80, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号