完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位专家好!请教一个问题:
在ADS1232的数据手册中看到一句话,“AVDD must be powered up at least 10us before PDWN goes high”----fig 40 如果这个间隔时间没按要求大于10us,会造成芯片永久性损坏,还是芯片工作不稳定? 现在手边有个方案,PDWN管脚是由MCU 控制的,上电时MCU管脚自动置高,故与AVDD的上电间隔小于10us ,但是MCU会在采样前,置低再置高一下该管脚。 请问这种方案可以么? |
|
相关推荐
2 个讨论
|
|
多谢!!!
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
487 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
353 浏览 1 评论
928 浏览 0 评论
TMS320F28377D:新做了以377d为芯片的板子,上电后芯片复位引脚出现方波请问如何解决?
2097 浏览 0 评论
TPS55340通电后输入端保险丝烧断,芯片输入和GND之间短路
3843 浏览 4 评论
CC3100BOOST使用CC3200lunchXL进行烧录
878浏览 2评论
118浏览 2评论
153浏览 2评论
129浏览 2评论
153浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-9-14 00:17 , Processed in 0.894809 second(s), Total 70, Slave 55 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号