完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在尝试测量spartan3(Spartan 3E入门套件)的静态功耗。
为此,我使用分流电阻和使能信号确保FPGA不执行应用程序。 在FPGA配置之后,在我启用应用程序运行之前,我观察到当前的消耗。 是泄漏电流吗? 或者我需要禁用时钟信号来测量这个电流? 以上来自于谷歌翻译 以下为原文 I'm trying to measure the static power consumption of spartan3 (Spartan 3E Starter Kit). For this, I'm using a shunt resistor and a Enable signal ensure that FPGA is not executing the application. After the FPGA configuration and before I enable the application to run, I observe a current consumption. Is it the leakage current? Or I need to disable the clock signal to measure this current? |
|
相关推荐
3个回答
|
|
五,
“静态功率”意味着什么都没有过渡,所以是的,你需要在任何地方和任何地方禁用任何和所有时钟。 如果可能,最好甚至禁用任何进入器件上任何输入引脚的时钟(包括CCLK和TCLK)。 静态功率是由漏电流引起的,无论电流用于某些模拟功能(如带隙内部电压基准发生器)。 静电的主要来源是泄漏。 这就是为什么你必须精确控制温度,并测量各种不同结温下的泄漏,以正确表征它。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 v, "static power" means nothing is transitioning, so yes, you would need to disable any and all clocks, anywhere and everywhere. If possible, it would be best to even disable any clocks that go to any input pins on the device (including CCLK, and TCLK). The static power is due to the leakage current, and whatever current is used for certain analog functions (like the band gap internal voltage reference generator). The dominant source of static power is leakage. That is why you must control the temperature exactly, and measure the leakage at various different junction temperatures to propperly characterize it. Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
HiAustin,
我可以说静态功耗取决于我在FPGA中实例化的逻辑吗? 或者它只是依赖于温度? 我也在使用Xpower估算静态功耗,但估算值始终表明数据表中通知的典型静态电流。这是正确的吗? 谢谢, 维维安娜露西 以上来自于谷歌翻译 以下为原文 Hi Austin, Can I say that static power depends of the logic that I instantiate in FPGA? Or is it only dependent of tempeture? I am also estimating the static power using Xpower but the estimative indicates always the typical statical current informed in datasheet.Is it correct? Thanks, Viviane Lucy |
|
|
|
维维安,
所有的逻辑都在那里,所有的时间。 你选择连接什么对静态功率没什么影响。 使用FPFA设备时,静态功率就是这样:它随工艺角(从零件到零件,批次到批次),电压(随着增加Vccint而上升)和温度(泄漏与温度有很大的依赖性)而变化 ,更高的温度,更高的泄漏)。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 Viviane, All the logic is all there, all the time. Whaty you choose to connect makes no difference on static power. With a FPFA device, the static power is what it is: it varies with process corner (from part to part, batch to batch), with voltage (it goes up as you increase Vccint), and with temperature (leakage is strongly temperature dependent, higher temperature, much higher leakage). Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
365浏览 1评论
1961浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 15:04 , Processed in 1.280371 second(s), Total 79, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号