完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我试图使用块内存创建加载.coe文件,我收到错误无效的基数值。
我相信我的文件格式是正确的,但我仍然收到错误。 我的文件如下所示: ***双端口块存储器.COE文件示例*** ****(v3.0或更高版本)** ************************************************** * ; 双端口块的示例内存初始化文件 ; 内存,v3.0或更高版本。 ; ; 此.COE文件指定块的内容 ; 内存深度= 32,宽度= 32。 在这种情况下,价值观 ; 以十六进制格式指定。 memory_initialization_radix = 16; memory_initialization_vector = 0002, 0004, 0006 0008 000A, 000C, 000E, 0010, 0012, 0014, 0016 0018 001A, 001C, 001E, 0020 0022 0024, 0026, 0028, 002A, 002C, 002E, 0030, 0032, 0034, 0036, 0038 003A, 003C, 003E, 0040; 以上来自于谷歌翻译 以下为原文 I am attempting to load in a .coe file using the block memory creation and i am receiving the error Invalid Radix value. I believe my formatting of the file is correct but i am still receiving the error. My file is shown below: ***Example of Dual Port Block Memory .COE file *** **** (v3.0 or later) ** *************************************************** ; Sample memory initialization file for Dual Port Block ; Memory, v3.0 or later. ; ; This .COE file specifies the contents for a block ; memory of depth=32, and width=32. In this case, values ; are specified in hexadecimal format. memory_initialization_radix=16; memory_initialization_vector= 0002, 0004, 0006, 0008, 000A, 000C, 000E, 0010, 0012, 0014, 0016, 0018, 001A, 001C, 001E, 0020, 0022, 0024, 0026, 0028, 002A, 002C, 002E, 0030, 0032, 0034, 0036, 0038, 003A, 003C, 003E, 0040; |
|
相关推荐
4个回答
|
|
它看起来对我来说,但我没有任何带有注释的.coe文件。
所以我不确定你的问题是否在标题中。 尝试删除memory_initialization_radix行上方的所有行,看看是否有帮助。 此标题注释表示内存宽度为32,但初始化向量列表全部为16位宽。 HTH, 的Gabor - Gabor 以上来自于谷歌翻译 以下为原文 It looks right to me, but I don't have any .coe files with comments in them. So I'm not sure if your problem is in the header stuff. Try removing all the lines above the memory_initialization_radix line and see if that helps. Also your header comments indicate a memory width of 32, but your initialization vector list is all 16-bits wide. HTH, Gabor -- Gabor |
|
|
|
|
|
|
|
我有同样的错误。
这就是我正在使用的......没有头 memory_initialization_radix = 16; memory_initialization_vector = 0123,4567,89AB,CDEF; 很简单,有人可能会想。 但是,没有工作。 继续得到基数无效的错误。 16的基数无效? 嗯....好的Xilinx。 以上来自于谷歌翻译 以下为原文 I am having same error. Here's what's I'm using....NO HEADER memory_initialization_radix = 16; memory_initialization_vector = 0123, 4567, 89AB, CDEF; simple, one might think. But, no workie. Keep getting error that the radix in not valid. Radix of 16 not valid? ummm....okay Xilinx. |
|
|
|
尝试取出等号周围的空格。
其中一个也许是制表人物吗? - Gabor 以上来自于谷歌翻译 以下为原文 Try taking out the spaces around the equals sign. Is one of them perhaps a tab character? -- Gabor |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1319浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
595浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
456浏览 1评论
2012浏览 0评论
737浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 01:39 , Processed in 1.395542 second(s), Total 50, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号