完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
可以设置PA0和PA1同时使用PA4和PA5同时fifoaddr中断输入??
以上来自于百度翻译 以下为原文 Is it possible to set PA0 and PA1 as interrupt input while using PA4 and PA5 as fifoaddr at the same time ?? |
|
相关推荐
1个回答
|
|
嗨,乔治,
在从FIFO模式下,PA4和PA5默认为FIFOADR线路。因此,为了使用PA4和PA5作为FIFOADR线路,您只需要在从FIFO模式中配置FX2LP。一旦在奴隶FIFO模式下,您可以在PA0/1引脚的功能之间进行选择。它可以被用作GPIO或INT引脚。为了将它们用作int引脚,相应地设置了PATAcFG.0/PATAcFFG 1。 也就是说,可以使用PA0/1作为INT引脚,PA4/5可以作为FIFOADR线。为此,设置应如下: IFCONFIG [ 0∶1 ]=11 PoATACFG〔0〕=1 PoATACFG〔1〕=1 当做, 加亚特里 以上来自于百度翻译 以下为原文 Hi George, In Slave FIFO mode, PA4 and PA5 by default act as FIFOADR lines. Thus, in order to use PA4 & PA5 as FIFOADR lines, you just need to configure FX2LP in Slave FIFO mode. Once in Slave FIFO mode, you can select between the functions of PA0/1 pins. It can either be used as GPIO or INT pins. In order to use them as INT pins set PORTACFG.0/PORTACFG.1 accordingly. i.e. It is possible to use PA0/1 as INT pins, and PA4/5 as FIFOADR lines. For that the settings should be as follows: IFCONFIG[0:1] = 11 PORTACFG[0] = 1 PORTACFG[1] = 1 Regards, Gayathri |
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2113 浏览 1 评论
1858 浏览 1 评论
3673 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1793 浏览 6 评论
1540 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
580浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
432浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
444浏览 2评论
392浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
1000浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-30 09:03 , Processed in 1.066823 second(s), Total 45, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号