完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
目前从事DM8148平台的开发工作,想请教一个问题:
通常情况下,数据从外存通过EDMA搬移到L2 cache,然后L1 cache 命中,供CPU访问,CPU处理完数据,在通过EDMA 将处理完成数据从L1 cache,L2 cache,搬到指定的外存。 如果直接将数据从外存通过EDMA搬移到L1 SRAM,然后CPU处理,处理完成的数据直接从L1 SRAM通过EDMA传到外存指定空间,这样操作可以?做了个小实验是可以的。 但是这样数据流操作就和L2 ,L1 chache没有任何关系了? 这样的数据流和数据流“外存-->L2-->L1-->CPU-->L1-->L2-->外存”方式有什么样的差别? 也就是说这两种方式之间的性能优劣,及对L1 和L2 cache及SRAM 的影响? 请大侠帮忙,谢先! |
|
相关推荐
3 个讨论
|
|
hdfsf 发表于 2018-7-24 07:11 Allen Yin 能不能分析一下这个链接里面dsp L2的问题啊,谢谢了! http://www.deyisupport.com/question_answer/dsp_arm/davinci_digital_media_processors/f/39/p/97101/254138.aspx#254138 |
|
|
|
|
|
只有小组成员才能发言,加入小组>>
326 浏览 1 评论
524 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
767 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
645 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1120 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
19浏览 28评论
51浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
242浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
192浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
52浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-20 15:08 , Processed in 1.062384 second(s), Total 69, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号