完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 lee_st 于 2017-11-2 15:01 编辑
《FPGACPLD设计工具──Xilinx+ISE使用详解》 第 1 章 ISE 系统简介..................................................................................................……....1 1.1 FPGA/CPLD 简介 .................................................................................................................1 1.1.1 FPGA/CPLD 的基本原理 .............................................................................................2 1.1.2 FPGA 和 CPLD 的特点 ................................................................................................7 1.2 FPGA/CPLD 的设计流程 .....................................................................................................9 1.3 ISE 系列产品的特点...........................................................................................................11 1.3.1 特点综述......................................................................................................................11 1.3.2 ISE 的新增特性..........................................................................................................12 1.4 ISE 6.x 支持的器件.............................................................................................................14 1.5 ISE 的 4 个软件系列...........................................................................................................14 1.6 ISE 的系统配置与安装.......................................................................................................18 1.6.1 推荐的系统配置..........................................................................................................18 1.6.2 ISE 的安装..................................................................................................................19 1.7 ISE 中集成工具及其基本功能...........................................................................................21 1.8 常用专有名词解释..............................................................................................................27 1.9 小结 .....................................................................................................................................29 1.10 问题与思考 .......................................................................................................................29 第 2 章 工程管理器与设计输入工具................................................................................31 2.1 ISE 工程管理器──Project Navigator ..............................................................................31 2.1.1 Project Navigator 综述 ................................................................................................31 2.1.2 Project Navigator 的用户界面 ....................................................................................32 2.1.3 使用 Project Navigator 创建并管理工程 ...................................................................38 2.2 HDL 语言的输入工具──HDL Editor .............................................................................43 2.2.1 HDL Editor 综述..........................................................................................................43 2.2.2 源代码输入的好助手── Language Templates.........................................................44 2.3 状态机输入工具──StateCAD .........................................................................................45 2.3.1 StateCAD 综述 ............................................................................................................46 2.3.2 StateCAD 的用户界面 ................................................................................................46 2.3.3 使用 StateCAD 设计状态机 .......................................................................................51 2.4 原理图输入工具──ECS ..................................................................................................62 2.4.1 ECS 综述 .....................................................................................................................63 2.4.2 ECS 的用户界面 .........................................................................................................63 2.4.3 使用 ECS 完成原理图输入设计 ................................................................................66 2.4.4 使用 ECS 进行混合设计的方法 ................................................................................73 2.5 IP 核生成工具──CORE Generator..................................................................................74
|
|
相关推荐
|
|
565 浏览 0 评论
AI模型部署边缘设备的奇妙之旅:如何在边缘端部署OpenCV
2147 浏览 0 评论
tms320280021 adc采样波形,为什么adc采样频率上来波形就不好了?
1211 浏览 0 评论
1741 浏览 0 评论
1454 浏览 0 评论
74780 浏览 21 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 10:32 , Processed in 0.742527 second(s), Total 54, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号