热门版块 ———
如下图,采用SPI模式配置完之后读取ADC数据时,CS信号持续拉低;在下一个数据帧的第一个SCLK来临之前DOUT就已经开始切换(此时DRDY还未拉低),请问什么原因可能导致这样 ...
在使用dac过程中,出现以下问题:dac前八个通道的输出固定在400mV左右,后八个通道输出固定在1.6V左右,对DACn寄存器编程并不能改变输出电平。单独打开某个通道,输出也保 ...
1、从规格书中没有找到ADC的模拟输入和数字输出的对应关系,请问对应关系如何?2、我们外部给入0.75V的模拟信号,理论上数字输出应该是多少。电路图如下:设置如下: ...
1:此处原理图中REF3125的输入为±2V5,请问REF3125的GND是要接在-2V5上吗?2:REF3125的输入为2V5,输出是否可以到达2V5。3:REF3125输出接10K电阻是为什么。4:可以 ...
现象描述:断掉VA 和VD的供电,VA依旧有2.2V左右的电压。(其中VD=3V,VA=3V,SPI接口电压=3.04V))经查发现是从SPI引脚和IN0~IN7个ADC引脚漏过来的电。(SPI正常为3.0V高 ...
ADC3683EVM 在XILINX FPGA 开发板上,在ADC35XX GUI设定不同Test Pattern值,ADC反馈的DCLK频率是动态变化的?请老师指导下怎么调试。如图,正常状态:反馈DCLK=4.5*sam ...
DAC121S101CIMKX/NOPB 模拟量有误差测试通不过
现在用AMC1306M25采集电机相电流。用FPGA生成的SIN3滤波器来采集数据。如果SINC3滤波器处于连续工作状态下是数据采样正常。但是如果用刷新式SINC3滤波器,采集三次之后数 ...
在ADS131M08的datasheet中未找到关于Csh容量大小,根据analog engineer's caclutor 需要知道这个电容的大小,设计器驱动电路。希望能告知该电容大小。谢谢 ...
我在使用stm32来控制并读取ADS8686S数据时出现AIN0-7八个通道数据出现交替性重复的问题,而BIN0-7的数据就能一一对应。这个问题是我在对应的评估板上没有遇到的,使用同样 ...
我的ADS1256, 初始化时,关闭了buffer,但是输入通道不接入信号时仍然有0.7V的电压,(此时输入通道通过200K电阻接地), 请问,这是正常的么? &nbs ...
你好,如图分别是8K,16K采样率下对1299一个通道的测试情况,UART波特率为2M,SPI波特率为8M,结果未能显示出正弦波,请问出现这种情况是什么原因呢?4K采样率下频响带宽 ...
使用逻辑分析仪读取链上每片数据输出,发现在片与片的标志位没对齐的时候发生数据读出错误,如下图所示(通道0:DRDY、通道1:菊链上1st输出、通道3:菊链上2st输出、通道 ...
您好,我在使用STM32G0B1VC做IAP功能时遇到一个很奇怪的现象,我为Bootloader分配了0x08000000~0x0800FFFF共64KB的大小,为出厂程序分配了0x08010000~0x0801FFFF共64KB的 ...
大家看看!P87C51是飞利浦公司的单片机**** 本内容被作者隐藏 ****
我在使用ADS1298开发时,模拟电源选择了单电源为3.3V,在焊接完成电路后测试引脚,却发现AVCC为相对于VCAP1相对于为1.6V,相对于VCAP2为2.2V,相对于VCAP4为3.3V。这是电 ...
AMC60804与AMC60704区别是什么?我看到官方价格差距比较大,但是引脚PIN-PIN且AMC60704 IDC电流更大,其它还有区别吗?
用ADS1263测接地点电压测出来是0.0029左右为什么?我是连续测量200次取电压平均值,会发生数据移位很多次测出电压值为0.63,也有别的甚至负的电压值,我是采用双电源供电 ...
上电后VCAP1,2,3,的引脚电压都是正确的,此时还没有配置寄存器,所以参考电压引脚测不到,当我配置寄存器后,再去测这几个引脚,发现vcap1,2,3的电压变成零点几了,并且 ...
你好,我在使用ADS127L01这款芯片时出现了一些问题,第一个是手册上写的是DRDY会在第一个SCLK的下降沿升高,但我这里得到的却是DRDY在SCLK上升沿升高,具体情况在第一张图 ...
我感觉每次采样数据偏差较大,于是用示波器抓了下drdy引脚的波形,我现在时钟是8mhz,osa设置的是16384,high-resolution模式,然后drdy引脚应该是4ms拉低,但是波形现在 ...
你好,我在测试ADS8900B这款芯片时,按照手册推荐搭建了如图所示电路THS输出端接信号发生器,给峰峰值为1v的正弦波:在测试中发现THS4561单端转差分出来的正弦信号噪声 ...
我在调试ADC09QJ1300的过程中,发现建链不稳定的情况,配置AD的采样率为600M,4lane模式,7.425G的lane速率,发送prbs31给FPGA,FPGA的ibert检测信号误码率、眼图。&nbs ...
目前我使用FPGA驱动tlv5638,因为采用内部REF,但实际DAC的REF测得只有0.5V,不符合配置。因此判断无法建立通信,不知道是哪里有问题。下面有我在测试过程中的结果与产生 ...
请问一下,ADS9234R这个AD的寄存器如何配置,需要用到哪几个引脚?时序是怎样的?与复位信号有什么关系?感觉官方文档对寄存器配置这一块描述比较少,我用FPGA与ADS9234R ...
最近使用TI的ADS8588S遇到如下问题: 如下图所示, 5V是AVDD、3.3V是DVDD、AD2V5_1和AD2V5_2分别是两片ADS8588S的REFIN/REFOUT管脚; & ...