热门版块 ———
我看到在上电时需要给模拟输入引脚低电平,所以模拟输入引脚设计如下图设计:上电前断开开关,上电初始化后,在需要测量时闭合开关接入测量信号。1、这样的设计会对测 ...
如图,此为demo板抓取的波形,实际使用中回复是一致的。
使用DAC7311模块进行模数转换,发现只能上电的第一次可以刷新模拟电压输出。后续再刷新无效,不能更新模拟量。请问怎么处理代码如下因为示波器只有两个通道,就只能 ...
目前使用ADS1220IPWR,AINP0输入为2.1V的时候,理论读出来的寄存器ad值是0x7FFFFF,但是我这边老是读出0x7FFF00,无论AINP0输入多少,读出来的第三个字节都是0x00,感觉读出 ...
在下图的GUI软件中可以进行相关设置使得ADC3664EVM能够输出ramp data数据(即输出一个斜坡波形的数据),请问能否通过这个软件使得ADC在每一个FCLK期间都重复输出同样的值 ...
我按照DateSheet上输出控制,第三个通道,为何无电压输出。原理图如下:SPI控制时序如下:使用万用表测量发现无电压输出,如下:#define NOOP_ADDRESS & ...
我的原理图设计参考4960pEVM ,生产一板之后测得 TX_SUP 3V IO_SUP 是2.2V 但是IO_SUP供电电压为 1.8V.
你好,我在FPGA接收ADC的DCLKP和DCLKM引脚(也即接收DCLK信号),用ILA抓出来的波形如下图所示,可以发现DCLK信号会出现规律性持续为0,且在有DCLK信号的时候,他的波形并 ...
需要采集多个通道,前端用模拟开关切换后进入AIN0AIN1差分输入,通道间的量程不同,采集过程中有需要重新配置增益寄存器,现在发现改变寄存器后,在通道改变后采集到的第 ...
使用单端模式时,由于外围电路电阻很大,发现电压测量不准确,有几mV的偏差,而且还不固定。因此推测可能是BUFFER ON时的输入偏置电流导致的 ...
使用ADS8675芯片进行AD采样,下图为电路图,发现以下问题:1.高压输入端CAP+,CAP-悬空时,MCU读取到的电压值为0.17V,用示波器和万用表测量R69两端电压也是0.17V;2.R6 ...
电路设计参考数据手册,三个通道的ADS1285,公用一个参考源4.096V,在采集的3V,30HZ的方波信号时候,一通道出现畸变,请问如何解决, ...
芯片的内部参考是2.5V,外部参考使用1.25V,但是芯片内部参考是默认输出,芯片启动未设置使用外部参考过程中,两个参考同时输出,会损坏DAC80501或者外部参考吗? ...
主芯片异步中断,从芯片同步从模式;主芯片数据转换完成,DONE变低,使得从芯片片选CS拉低;如果此时想对从芯片初始化,操作相关寄存器,尝试了没成功,读出的芯片状态码 ...
我在调试TLV5610的时候遇到了一些问题。下图是我最初的SPI程序,依照TI的例程修改而来。DAC芯片输出正常FS_LOAD,FS_CLR是两个GPIO的宏定义,用于拉高或拉低GPIO。但我 ...
你好,我在使用ads1120读取值时出现了问题,设置采用REFP0 REFN0 分别接地和5v作为参考电压,理论上四个通道单端模式下的峰值应该为5v,寄存器值应该为32767, ...
ADC3662给采样时钟和DCLK之后,FCLKOUT以及DCLKOUT无时钟输出,同时测量DCLKIN管脚无二极管,是需要对芯片进行配置吗?
配置寄存器数据写入和320 DCLK时钟脉冲后的回读数据结构是什么?根据注和表9,16位配置寄存器数据,4位修订ID, 300位校验模式,怎么可能有1024 TOTAL READBACK BITS, form ...
我们的设计采用的是ADS1294芯片前三个通道采集心电信号。基本功能都正常,心电信号采集也正常,但在调试中发现一个现象:就是将导联电极扣脱落放置在桌上的时候,系统电流 ...
在读取全桥压力传感器压差时,读取的电压值大概是实际的100倍。然后在读取到的电压值达到5000mv之后会跳变会0,再重新从0开始增长。实际测得压力传感器的压差超过50mv之后 ...
我的连接 如图,想问如何在寄存器中配置右腿驱动,是将CONF3配置成EC,BIAS SENSP和BIAS SENSN配置成EE吗?还是说别的寄存器的配置? ...
我将AFE5818与TSW1400连接好后,按照说明运行程序后,出现了以下问题在我换了一台pc后又出现了error 1003的问题,我使用的是windows11,安装了.Net 3.5,我也检查了没有 ...
没有使用内部锁相环,DAC能够正常工作。使用内部PLL无法产生采样时钟,读config108 0x0003 输入时钟250M 需要产生1GHz采样时钟下面是用GUI生成的寄存器配置 ...
ADC12DJ3200使用JMODE0的模式下,线速度如何计算,使用Lane Rate = (M x S x N’ x 10/8 x FC)/L此公式无法计算,并且FC的频率是采样率/S吗? ...
请教两个问题:1、DAC7311手册9.2.3节双极性输出操作中给了一个例子,最终输出可以有±5V。我的问题是放大器不需要±电压吗?2、sync引脚就是片选CS脚吧,因为一个spi ...
我在使用FPGA控制这款adc的时候遇到了以下几个问题1.我将adc配置成auto_sequence mode时,按照下列的配置顺序及配置值进行配置是否有误(1)SEQUENCE_CFG :0X00(2)PIN_ ...
根据AMC 的SPI 时序:根据我对上图的理解,我在SPI控制代码设置了CPHA=0,CPOL=0。我看CS使能拉低,前SCLK是低脉冲,认为CPOL=0,而相位延迟(CPHA)的地方为设置0,SPI频 ...