热门版块 ———
ADC设置为JMODE1模式,lane_rate=6.4G ,K=4 , jesd204B_core lck=160MHz, sysref都是20MHz, 采用3.2GHz的采样频率,在非测试模式下可以观察到FPGA的SYNC信号拉高,FPGA的 ...
使用单端模式时,由于外围电路电阻很大,发现电压测量不准确,有几mV的偏差,而且还不固定。因此推测可能是BUFFER ON时的输入偏置电流导致的 ...
ADS1298收到评估板调试心电采集数据OK图一,呼吸波形和频率错误,图2:
ADS8341采集4096个点的数据,拼接时某些地方会出现拼接错误,看起来是正负方向反了,请问是什么原因?
FSDO的定义如下:Fast SDO bit (half-cycle speedup).When 0, SDO updates during SCLK rising edges.When 1, SDO updates during SCLK falling edges.其读时序如下 ...
ADC3662给采样时钟和DCLK之后,FCLKOUT以及DCLKOUT无时钟输出,同时测量DCLKIN管脚无二极管,是需要对芯片进行配置吗?
在配置ADS54J60采集数据并与JESD204B建立8224链路的过程中,严格按照ADC硬件复位、SPI写入、JESD204B核心复位的顺序进行,通过ILA(在线逻辑分析仪)抓取的波形数据来看, ...
请问这个图中的第二个参数代表什么,第一个是以毫安为单位设置电流对吧,那么第二个是什么是模拟量吗。电流的设置的最大数值是不能超过这里设置的数值吗?当我电流调 ...
配置寄存器数据写入和320 DCLK时钟脉冲后的回读数据结构是什么?根据注和表9,16位配置寄存器数据,4位修订ID, 300位校验模式,怎么可能有1024 TOTAL READBACK BITS, form ...
你好,使用ADS1284,通过SPI读取数据,长期采集的时候发现会小概率丢一些数据,请问从哪些方面分析问题
在上图中,ADC的采样时钟和DCLKIN都是方波,请问可以是正弦波吗?也就是采样时钟和DCLKIN都是正弦波的话会不会影响ADC识别? ...
使用ADS8675芯片进行AD采样,下图为电路图,发现以下问题:1.高压输入端CAP+,CAP-悬空时,MCU读取到的电压值为0.17V,用示波器和万用表测量R69两端电压也是0.17V;2.R6 ...
我们的设计采用的是ADS1294芯片前三个通道采集心电信号。基本功能都正常,心电信号采集也正常,但在调试中发现一个现象:就是将导联电极扣脱落放置在桌上的时候,系统电流 ...
利用ADS1258在AUTOSCAN模式下,采集一个通道(AIN13)的电压值,低9位数值一直在跳动。帮忙分析原因?如下图,其中AIN13接REF_DA_2.5V的输出,AINCOM接AGND。ADC的AGND与 ...
我的客户因某种原因无法确定并控制输入引脚的电流范围除非已用DDC264检测并监控。这会出现一个问题,第一次测试的电流有可能(低于或高于)所设定的量程,请问这会出现什 ...
使用ADS1262做数据转换。系统采用锂电池供电。ADS1262单电源供电要求5V。在测试过程中发现 3.3V模拟供电ADS1262能工作。请问下3.3V模拟供电会对ADC转换结果产生影响吗?是 ...
我将AFE5818与TSW1400连接好后,按照说明运行程序后,出现了以下问题在我换了一台pc后又出现了error 1003的问题,我使用的是windows11,安装了.Net 3.5,我也检查了没有 ...
CLK引脚给1MHz的频率,SCLK引脚一直拉低,DOUT引脚始终是高电平,输入电压是1.25V,参考电压2.5V,VCC电压3.3V。黄色为CLK,绿色为DOUT,蓝色为DOUT ...
我有几个关于DAC7714的疑惑想请教一下~1.DAC7714和DAC7715这两款芯片有区别么?2.有几个参数我不太明白是什么意思 (1)settling time 指的是什么时间 (2) ...
请教,我们做的数/模混合电路,板上有ADC与DAC ; ADC的系统噪声测试,就是把输入短路or开路,记录ADC的输出 ;基本可以评价系统ADC的噪声大小;请教DAC的噪声怎样测试, ...
最近用到了DAC60508这款芯片,但在计算功耗的时候遇到了两个问题:(我选用的是 内部参考模式) 1. 芯片描述的 低功耗 是无输出时,内部参考 ...
我的连接 如图,想问如何在寄存器中配置右腿驱动,是将CONF3配置成EC,BIAS SENSP和BIAS SENSN配置成EE吗?还是说别的寄存器的配置? ...
我现在正使用ADS4222,但碰到几个问题1:硬件配置SEN引脚未起作用;SEN引脚和芯片电源上电,同时到达预设值,SEN引脚的电压也满足3/8VCC±50mv;若用跳线将SEN接入FPGA, ...
数据手册中说明芯片分GradeA/B/C/D,那如何区分所购买的芯片到底是哪一个Grade?
在使用ADC3562的时候,手册上写3562在复位之后默认是1线制,但是现在使用中发现上电复位之后默认两线制,同时DA0和DA1均有数据输出,但是没有给输入,此情况有可能是因为 ...
在下图的GUI软件中可以进行相关设置使得ADC3664EVM能够输出ramp data数据(即输出一个斜坡波形的数据),请问能否通过这个软件使得ADC在每一个FCLK期间都重复输出同样的值 ...
您好,我有个问题想要请教一下。我采用Altera 的FPGA控制和读取ADS4128的数据,并用CDCI6214给它提供100MHz的时钟,采用Parallel CMOS输出。我用signaltap读取ADS4128的 ...