发 帖  
  • 回答了问题 2019-10-30 10:09

    如何使用devide块来生成模数?

    dhanunjaynasika写道: 不,这是一款DQ0型pll,配有PI控制器,适用于50 hz应用。 并且您被要求从matlab运行附加的模型以获取您的信息。 它将跟踪50赫兹输入 好的,如果您提供相应的许可证,我将在Matlab中运行它。 - ...
  • 回答了问题 2019-10-30 10:09

    如何调试Zed板702的双核臂处理器?

    shyamchandu写道:很好,你是真正的专家。 我想要并行调试这两个进程。 我一次只能运行一个调试进程。 好吧,也许如果你在第一个地方说的话。 ----------------------------是的,我这样做是为了谋生。 ...
  • 回答了问题 2019-10-30 10:09

    超级终端出现空白窗口该怎么办?

    sudhanshu.billore@gmail.com写道: 嗨,大家好, 我正在使用ml505板。 我正在使用超级终端软件显示在主板上的显示器上。 我使用零调制解调器(母连接器)接口将板连接到CPU。 我按照“快速入门”指南中给出的步骤创 ...
  • 回答了问题 2019-10-30 09:55

    Chipscope不支持双边触发该怎么办?

    jensmadsen写道: 采样高频的唯一方法是使用两个(或更多)触发器,并以180度或90度相位延迟计时。 我已经做了一些测试,并且使用DCM的动态相位调整,我能够在重复信号时“滚动”信号,并且分辨率为25-30 ps。 这意 ...
  • 回答了问题 2019-10-30 09:48

    如何调试Zed板702的双核臂处理器?

    shyamchandu写道: 如何调试Zed板702的双核臂处理器。 a)插入调试电缆。 b)启动调试器。 ----------------------------是的,我这样做是为了谋生。
  • 回答了问题 2019-10-30 09:44

    如何在microblaze上测量C代码的执行时间?

    zly写道: 如何在microblaze上测量C代码的执行时间? 没有使用OS,所以我不能在time.h中使用桌面C函数,我是否必须使用xps计时器或axi计时器? 任何人都可以使用xps计时器来测量执行时间吗? 最简单的方法是在调用感 ...
  • 回答了问题 2019-10-30 09:40

    如何通过chipscope pro将设计项目下载到fpga board?

    mtechvlsi写道:谢谢希伯。 这是正确的,我不知道如何编程FPGA。 我有我的VHDL代码准备好指导如何在FPGA上编程? 合成。 翻译。 地图。 地点。 生成位文件。 生成MCS文件。 将MCS文件编程到配置EEPROM中。 循环动力 ...
  • 回答了问题 2019-10-30 09:40

    Chipscope不支持双边触发该怎么办?

    jensmadsen写道: 自Spartan 3以来一直支持DDR触发器,但是chipcope仍不支持双边触发。 什么时候 - 并且是否会有一个新的核心,支持双边时钟? 有人用一种简单的方法,让它成为双重触发吗? 但是,我想这将永远不会 ...
  • 回答了问题 2019-10-30 09:38

    如何使用devide块来生成模数?

    dhanunjaynasika写道: 亲爱的先生, 我需要一个关于PLL实现的帮助。 在这个实现中,我需要使用mod函数来生成2 * pi的斜坡,我已经使用普通的simulink块和嵌入式matlab函数实现了。 在这里,我需要将此模型转移到FPG ...
  • 回答了问题 2019-10-30 09:05

    如何通过chipscope pro将设计项目下载到fpga board?

    mtechvlsi写道:谢谢希伯。 这是正确的,我不知道如何编程FPGA。 我有我的VHDL代码准备好指导如何在FPGA上编程? 合成。 翻译。 地图。 地点。 生成位文件。 生成MCS文件。 将MCS文件编程到配置EEPROM中。 循环动力 ...
  • 回答了问题 2019-10-30 07:44

    请问在发送SCLK之前将PROGRAM设置为高电平后是否需要等待更长时间?

    tshows写道: 非常感谢你回复我。 PROGRAM_B引脚由处理器SDEN0引脚驱动。 处理器和整个电路板的其余部分同时出现。 处理器是AM186ER,SDEN0,SCLK和SDATA直接从处理器到FPGA。 独立的PIO用于监控FPGA的INIT和DONE引 ...
  • 回答了问题 2019-10-30 07:15

    请问在发送SCLK之前将PROGRAM设置为高电平后是否需要等待更长时间?

    有几件事。 PROGRAM_B是一个输入。 如果您不使用外部复位管理器,或者从强制配置启动的某些操作中将其驱动,则必须将其拉高。 那么 - 在你的系统中,驱动它的是什么? INIT_B是双向的。 它需要一个上拉。 无论出于何 ...
  • 回答了问题 2019-10-29 09:54

    如何避免这种资源共享的情况?

    kannan2590写道: 这个资源共享将影响硬件的最终结果。我们正在使用virtex 4 fpga。 依靠。 ----------------------------是的,我这样做是为了谋生。
  • 回答了问题 2019-10-29 09:54

    请问传感器+ FPGA + LCD + LED之间有什么联系?

    khaiwz写道: 你好, 我对FPGA非常陌生,只需要做一个迷你项目,我不知道从哪里开始。 1)我需要使用FPGA板做一个设备,我有一个传感器输入和两个输出,传感器是模拟的。 输出是LCD和LED。 无论传感器感觉如何,LCD ...
  • 回答了问题 2019-10-29 09:35

    如何避免这种资源共享的情况?

    kannan2590写道: 实际上在滤波器的vhdl代码中我使用了164个乘法器。但是综合报告显示所使用的DSP 48的数量是148。如何避免这种资源共享问题。是DSP48是乘法器中使用的乘法器和加法器的组合。 码? 依靠。 --------- ...
ta 的专栏
关闭

站长推荐 上一条 /9 下一条

返回顶部