发 帖  
  • 回答了问题 2020-8-14 09:19

    所有输入之间的时钟偏差/相位延迟方面会产生什么结果?

    所以,首先,在架构上,我们只需要清楚BUFMR / BUFIO / BUFR连接如何工作...... 由于您有64个输入(您没有指定它们是差分还是单端),因此您需要至少2或3组I / O才能获得所需的宽度。 您需要(并且应该只使用)每个 ...
  • 回答了问题 2020-8-13 10:07

    请问能用7系列做1:13 ISERDES吗?

    基本上我的描述是一个骗局。 当我们对它们进行重新分组时,craw是可以保存可变位数的存储。 在这种情况下,craw是12位宽,保持从0到12位的任何位置,我们还没有使用。 在每个时钟上,8个新位与craw中的位连接。 如果 ...
  • 回答了问题 2020-8-13 09:30

    请问能用7系列做1:13 ISERDES吗?

    在ISERDES中执行1:N反序列化**允许**。 这将给我一个N位字的流.... 当然,只要您准备好处理“中间”频率,就可以使用它。 例如,如果您要在1:8反序列化模式下工作,那么您需要的时钟频率是传入比特率的1/8。 这将 ...
  • 回答了问题 2020-8-13 09:09

    请问能用7系列做1:13 ISERDES吗?

    你不能在ISERDES中做到13:1。 即使是更高的反序列化(8级以上),你也只能使用DDR,所以即使是反序列化......所以你可以做2-8 SDR,以及2,4,6,8,10,14 DDR(而不是 问我为什么你不能做12 - 我从来没有得到一个合理 ...
  • 回答了问题 2020-8-13 08:55

    请问能用7系列做1:13 ISERDES吗?

    在ISERDES中执行1:N反序列化**允许**。 这将给我一个N位字的流.... 当然,只要您准备好处理“中间”频率,就可以使用它。 例如,如果您要在1:8反序列化模式下工作,那么您需要的时钟频率是传入比特率的1/8。 这将 ...
  • 回答了问题 2020-8-7 10:21

    是否可以将一个源同步时钟与多个数据线相关联?

    我不确定为什么你认为你需要这个系统的PLL; 你不需要一个源同步数据传输本身。 对于源同步接口,发送设备只需要转发时钟的ODDR以及转发数据的IOB触发器(SDR)或ODDR(DDR)。 在接收端,您可以使用ChipSync时钟捕获 ...
  • 回答了问题 2020-8-7 10:15

    GTX RX如何对齐?

    差距并不是特别复杂...... GTX的用户时钟域(txusrclk)以1/20的串行链路比特率运行。 GTX的接口(在txusrclk上运行)为20位宽。 所以每个txusrclk你给它20个新位序列化。 但是,如果您使用的是64b66b,则对于它传 ...
  • 回答了问题 2020-8-7 09:37

    是否可以将一个源同步时钟与多个数据线相关联?

    假设所有迹线具有相同的延迟,是否可以将一个源同步时钟与多个数据线相关联? 绝对。 对于一个时钟可以关联多少引脚的唯一实际限制是接收时钟。 如果要捕获的所有引脚与转发时钟位于同一I / O bank中(并且时钟必须 ...
  • 回答了问题 2020-8-7 09:26

    GTX RX如何对齐?

    亚当, 这是我在之前的讨论中谈论的一部分...... 当数据在串行链路上发送时,它被串行化 - 它在单线上转换为比特流。 当接收器收到它时,需要反序列化。 然而,接收器只看到一串位,并且不知道这些是最初的20位字, ...
  • 回答了问题 2020-8-5 14:07

    请问如何将Memory LUT用作逻辑LUT?

    回答原来的问题...... 所有LUT都可以用作逻辑。 其中1/4的Rougly也可以用作记忆。 看看你的数字,它说FPGA中有101,400个切片LUT。 其中,只有35,000可以用作内存,但都可以用作逻辑。 您的设计尝试使用107,195作为逻 ...
  • 回答了问题 2020-8-5 13:04

    请问如何将Memory LUT用作逻辑LUT?

    回答原来的问题...... 所有LUT都可以用作逻辑。 其中1/4的Rougly也可以用作记忆。 看看你的数字,它说FPGA中有101,400个切片LUT。 其中,只有35,000可以用作内存,但都可以用作逻辑。 您的设计尝试使用107,195作为逻 ...
  • 回答了问题 2020-8-4 10:18

    Artix-7上有多少LVDS输入/输出?

    它实际上不到I / O数量的一半。 在每个库中有50个I / O引脚,但顶部和底部不能用作差分,因此每组50个中只能获得24个差分对。 Avrum
  • 回答了问题 2020-7-31 11:34

    使用mmcm如何实现dpll?

    MMCM的动态相位调整允许您进行小的相位阶跃变化(VCO频率的1/56)。 相移范围没有最大值 - 您可以不断向前或向后调整它(它包裹)。 因此,这可以用于使用某种DPLL将生成的MMCM时钟“从属”到参考。 但是,此解决方 ...
  • 回答了问题 2020-7-31 11:08

    使用mmcm如何实现dpll?

    主设备和从设备之间是否有GTX链路? 如果是这样,您可能需要查看本应用笔记中描述的全数字VXCO替换。 Avrum
  • 回答了问题 2020-7-31 10:40

    使用mmcm如何实现dpll?

    您需要向我们提供更多信息...... 您需要什么频率范围? 您在生成的频率上需要多少精度? 你有什么时钟? 您生成的时钟可以容忍多少抖动? Avrum
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部