发 帖  
  • 回答了问题 2020-7-23 09:55

    如何找到RIO的确切模型?

    嗨, 我不确定眼罩,但是从DDR控制器和引脚交换明智请在MIG板上发布你的问题,包括工具,IP /控制器版本等细节。 -------------------------------------------------- ------------------------------------------ ...
  • 回答了问题 2020-7-23 09:32

    如何找到RIO的确切模型?

    嗨, 实际上它是另一种方式,我的意思是根据你的设计信号生成IOstandard IBIS模型 你可以考虑你的硬件设计师,找出你的设计所需的Iostandard,并输入你的ucf / xdc文件。 因此,如果您没有选择任何IOstandard我认为 ...
  • 回答了问题 2020-7-23 07:56

    如何找到RIO的确切模型?

    嗨, 实际上它是另一种方式,我的意思是根据你的设计信号生成IOstandard IBIS模型 你可以考虑你的硬件设计师,找出你的设计所需的Iostandard,并输入你的ucf / xdc文件。 因此,如果您没有选择任何IOstandard我认为 ...
  • 回答了问题 2020-7-22 07:49

    请问如何选择不同银行的MRCC作为MIG的系统时钟?

    嗨, 您可以使用CLOCK_DEDICATED_ROUTE路由。 请访问以下链接,如果您仍不清楚,请告诉我们 http://www.xilinx.com/support/answers/40603.html http://www.xilinx.com/support/documentation/ip_documentation/mig_ ...
  • 回答了问题 2020-7-21 16:07

    DDR3地址线疑问解答

    嗨, 如果您指的是从FPGA连接到DDR3的地址线,请遵循UG586中的终端线 如果你想在内存端终止DDR3的可用地址线,那么请联系内存供应商并确保你有特定的地址线在模式寄存器配置中没有任何作用 另请参阅以下链接以进行相 ...
  • 回答了问题 2020-7-21 14:54

    DDR3地址线疑问解答

    嗨, 如果您指的是从FPGA连接到DDR3的地址线,请遵循UG586中的终端线 如果你想在内存端终止DDR3的可用地址线,那么请联系内存供应商并确保你有特定的地址线在模式寄存器配置中没有任何作用 另请参阅以下链接以进行相 ...
  • 回答了问题 2020-7-21 14:41

    在RTL代码中使用什么重置stratergy?

    嗨, 有关同步和异步复位的优点和缺点的一般性讨论,请通过以下链接进行操作 http://ens.ewi.tudelft.nl/Education/courses/et4351/CummingsSNUG2003Boston_Resets.pdf 希望这可以帮助 问候, Vanitha ------------- ...
  • 回答了问题 2020-7-21 12:27

    如何减少记忆控制器的电力消耗?

    嗨, 你的内存工作频率是多少? 您是否使用XADC测量温度,MIG设计是否会高效? 检查是否在MIG生成中启用了IO功率降低选项 此外,您可以使用XPE进行MIG功率估算,我们有向导帮助估算功率,这通常可以估算IO&的功 ...
  • 回答了问题 2020-7-20 10:27

    如何使用Kintex 7进行HDMI传输?

    嗨, 我认为A或B的选择取决于您的设计要求,电路板物理和视频格式以及您需要的灵活性。 在板路由方面必须谨慎使用TMDS,并且必须进行SI模拟以确定距离,我想所有模拟与数字的优缺点都会出现。 问候, Vanitha ------ ...
  • 回答了问题 2020-7-20 09:29

    如何使用Kintex 7进行HDMI传输?

    嗨, 这适用于斯巴达-6,但您可以尝试参考它来开始 http://www.xilinx.com/support/documentation/application_notes/xapp495_S6TMDS_Video_Interface.pdf Altsys原理图 http://www.digilentinc.com/Data/Products/A ...
  • 回答了问题 2020-7-20 09:14

    如何使用Kintex 7进行HDMI传输?

    嗨, 是TMDS支持7系列HR bank的IO信令,因此您可以直接连接它们 有关详细信息,请参阅UG471 http://www.xilinx.com/support/documentation/user_guides/ug471_7Series_SelectIO.pdf ------------------------------- ...
  • 回答了问题 2020-7-20 09:09

    如何使用Kintex 7进行HDMI传输?

    嗨, 我认为A或B的选择取决于您的设计要求,电路板物理和视频格式以及您需要的灵活性。 在板路由方面必须谨慎使用TMDS,并且必须进行SI模拟以确定距离,我想所有模拟与数字的优缺点都会出现。 问候, Vanitha ------ ...
  • 回答了问题 2020-7-19 17:25

    请问Vertex 7 FPGA的最大DSP级联限制是多少?

    嗨, 请参考下面UG的-52页,它说 “路径中级联的最大数量仅受芯片中一列中DSP48E1片的总数限制” http://www.xilinx.com/support/documentation/user_guides/ug479_7Series_DSP48E1.pdf 要了解DSP48E1的数量,您可以 ...
  • 回答了问题 2020-7-19 16:55

    请问Vertex 7 FPGA的最大DSP级联限制是多少?

    嗨, 请告诉我们您的DSP级联限制背后的应用,是指进出级联或数据宽度扩展,以便我们可以提供更多输入。 问候, Vanitha。 -------------------------------------------------- ---------------------------------- ...
  • 回答了问题 2020-7-19 16:44

    请问Vertex 7 FPGA的最大DSP级联限制是多少?

    嗨, 您是否正在为7系列看到类似的东西? http://www.xilinx.com/technology/dsp/xtremedsp.htm 我想DSP级联限制取决于列中可用DSP48块的数量,这又取决于您的FPGA系列。 请参考Virtex-7 FPGA系列概述。 问候, vani ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部