发 帖  
  • 回答了问题 2019-11-11 09:55

    请问kintex 7上的DDR2生成时发生错误该怎么办?

    嗨, 请通过以下AR及其atatched pdf了解基于可进行进一步分析的失败校准阶段。 http://www.xilinx.com/support/answers/43879.html 问候, Vanitha。 -------------------------------------------------- -------- ...
  • 回答了问题 2019-11-11 09:35

    请问kintex 7上的DDR2生成时发生错误该怎么办?

    嗨, 我相信你可以使用200Mhz时钟用于sys_clk以及ref_clk。 如果您选择输入时钟为200MHz,则MIG GUI中将有一个选项可供ref_clk用作sys_clk。 你能检查它是否适合你吗? 问候, Vanitha。 -------------------------- ...
  • 回答了问题 2019-11-8 16:55

    时钟边缘数据丢失该怎么办?

    嗨, 有机会通过这个链接? http://forums.xilinx.com/t5/System-Logic/Output-from-non-symmetric-FIFO-sometimes-right-shifted-4-bits/td-p/381341 问候,Vanitha。 ------------------------------------------- ...
  • 回答了问题 2019-11-8 12:48

    如何设置才能加速PAR?

    嗨, 我认为您还应该从编码风格的角度交叉检查您的设计并尝试PlanAhead 请检查以下链接是否有帮助。 http://amber.feld.cvut.cz/fpga/stazene_materialy/xc_timing55.pdf 问候, Vanitha。 ------------------------ ...
  • 回答了问题 2019-11-8 10:11

    请问AXI4-Stream到Video核心的技巧有什么?

    嗨, 我认为你需要为VTC运行最少2帧的同步输出,请运行很长时间或检查硬件? 问候, Vanitha。 -------------------------------------------------- -------------------------------------------请在发布前进行谷 ...
  • 回答了问题 2019-11-7 10:18

    哪里可以找到virtex-5中ddr2的mpmc约束的例子?

    嗨, 请参考以下AR中的示例设计 http://www.xilinx.com/support/answers/38476.html 希望这可以帮助 问候, Vanitha。 -------------------------------------------------- ------------------------------------- ...
  • 回答了问题 2019-11-7 10:14

    如何调试Xilinx Kintex-7 FPGA避免输出被破坏?

    嗨, 如果您有任何具有硬件评估许可证的IP,也可能发生这种情况,请分享我们有关您设计的更多详细信息,以便我们为您提供更多帮助。 问候, Vanitha。 -------------------------------------------------- ------- ...
  • 回答了问题 2019-11-7 10:08

    哪里可以找到virtex-5中ddr2的mpmc约束的例子?

    嗨, 请参考以下AR中的示例设计 http://www.xilinx.com/support/answers/38476.html 希望这可以帮助 问候, Vanitha。 -------------------------------------------------- ------------------------------------- ...
  • 回答了问题 2019-11-7 09:57

    请问分布式RAM时序中蓝色十字架是什么意思?

    嗨, 蓝色十字表示数据转换。 可以在有效时钟边沿维持建立时间之前更改数据。 DI上的设置时间(AI / BI / CI)之前的数据将在指定的时序参数后复制到输出。 请阅读静态RAM如何工作以获取更多详细信息,以下PDF可能对 ...
  • 回答了问题 2019-11-7 09:55

    请问分布式RAM和Block RAM的芯片中有menexternalmemory或内存吗?

    嗨, 请参阅以下白皮书。 http://www.xilinx.com/support/documentation/white_papers/wp377_7Series_Embed_Mem_Advantages.pdf 希望这澄清一下。 问候, Vanitha。 ---------------------------------------------- ...
  • 回答了问题 2019-11-7 09:47

    请问分布式RAM时序中蓝色十字架是什么意思?

    嗨, 蓝色十字表示数据转换。 可以在有效时钟边沿维持建立时间之前更改数据。 DI上的设置时间(AI / BI / CI)之前的数据将在指定的时序参数后复制到输出。 请阅读静态RAM如何工作以获取更多详细信息,以下PDF可能对 ...
  • 回答了问题 2019-11-7 09:46

    如何在块存储器中写入和读取矩阵?

    嗨, 如果您在屏幕上看不到正确的图像,则可能是您的计时/时间或其他问题。 您可以在BRAM读取路径中插入一个chipcope并检查写入的数据是否正确读取。 在BRAM,Hsync和Vsyn生成后,您有哪些后续模块? 问候, Vanitha ...
  • 回答了问题 2019-11-7 09:43

    请问分布式RAM和Block RAM的芯片中有menexternalmemory或内存吗?

    嗨, 在FPGA中,两者都是内部的,分布式RAM将由结构中的LUT /片创建,其中Block Ram就像外部存储器一样是硬块,您可以通过coregen IP向导调用它。 您可以在谷歌搜索它以获取更多详细信息。 问候, Vanitha。 ------- ...
  • 回答了问题 2019-11-7 09:39

    如何在ML403 FPGA开发板上实现图像处理?

    嗨, 以下是相同查询但不同板的步骤,请检查是否有帮助。 http://forums.xilinx.com/t5/New-Users-Forum/support-how-to-load-a-ddr-memory-in-ml507-platform/m-p/385273#M7012 问候, Vanitha。 ----------------- ...
  • 回答了问题 2019-11-7 09:16

    请问memory_initialization_radix的值是多少?

    嗨, 我相信你不能输入ASCII文件来启动内存。 有关支持的基数类型,请参阅PG058 memory_initialization_radix:memory_initialization_vector中值的基数。 有效选择为2,10或16。 您需要将ASCII转换为十六进制,然后 ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部