发 帖  
  • 回答了问题 2020-4-10 09:23

    KCU105 TRD02 kcu105_aximm_dataplane模拟错误

    嗨, UG919提到下文,请仔细检查是否有genareted示例设计并复制文件然后重新运行脚本 http://www.xilinx.com/support/documentation/boards_and_kits/kcu105/2015_2/ug919-kcu105-pcie-aximm-data-plane-trd-ug.pdf ...
  • 回答了问题 2020-4-10 08:21

    可以创建一个MIG.DoseMIG支持DDR2吗?

    @ yuhe0929,MIG没有显示下拉列表中的所有部件,您可以使用选择一个关闭的基本部件并使用自定义部件向导。 有关详细信息,请通过UG388和UG416。 -------------------------------------------------- ------------- ...
  • 回答了问题 2020-4-9 09:33

    请问xc5vfx70tff1136中的块内存大小是多少

    @ naveengk14,请查看此链接 http://www.xilinx.com/support/documentation/data_sheets/ds100.pdf -------------------------------------------------- -------------------------------------------请在发布前进 ...
  • 回答了问题 2020-4-7 12:55

    怎么在SPARTAN 605设备上安装程序?

    嗨, 您可以在下面的链接中找到所有SP605文档 http://xgoogle.xilinx.com/search?output=xml_no_dtd&ie=UTF-8&oe=UTF-8&client=support&proxystylesheet=support&site=Answers_Docs&filter=0&resultsView=category&t ...
  • 回答了问题 2020-4-6 17:17

    找不到MIG 7模块

    嗨, 不,一些工具如何假设某些东西被打开,即使关闭并重新打开或对nonMIG块进行任何更改,我们也看到了错误。 我建议你升级到最新的IP -------------------------------------------------- --------------------- ...
  • 回答了问题 2020-4-6 16:27

    找不到MIG 7模块

    嗨, 在2013年有类似的已知问题.4,请重置并重新生成产品并重新运行合成。 如果这没有帮助,您可能需要从项目中删除IP并从头开始重新编译。 我建议你升级到最新版本,因为旧版本有很多修复。 请参阅以下链接了解更多 ...
  • 回答了问题 2020-4-2 06:32

    怎么将DDR2 SDRAM连接到Virtex-4QV FPGA?

    嗨, 一种方法是为任何引脚兼容的v4设备生成IP并将其用于您的设备。 如果不是,您可能需要自己构建一个phy。 我认为用于v4设备的MIG是软IP,你可以使用at参考你自己的phy。 --------------------------------------- ...
  • 回答了问题 2020-4-1 09:40

    Arduino怎么与51单片机做串口通信?

    云汉达人 发的数与收到的数一样啊。 你可以用Arduino发0x5a 51那边判断是不是收到0x5a,若是点个LED,你也可以仿真器仿真。
  • 回答了问题 2020-3-24 10:20

    怎么使用XC7Z020 PS部分的DDR3内置控制器将其连接到2个芯片?

    嗨, 外部DDR3接口和数据是需要的,但该组件本身在ECC功能中不起任何作用,它存储所有正常数据和ECC位asdata 问候, Vanitha -------------------------------------------------- ------------------------------- ...
  • 回答了问题 2020-3-24 10:01

    怎么使用XC7Z020 PS部分的DDR3内置控制器将其连接到2个芯片?

    嗨, 是的,没有专用的ECC引脚,控制器负责操作。 PSDDR使用较低的16位作为数据,而较少的高位用于ECC。 有关更多详细信息,请参阅UG585 0.8纠错码(ECC)部分。 希望这可以帮助 -Vanitha ------------------------ ...
  • 回答了问题 2020-3-24 09:40

    怎么使用XC7Z020 PS部分的DDR3内置控制器将其连接到2个芯片?

    HI, 我不认为有不同的ECC引脚,请访问下面的链接并转到ASCII文件以获取包的引脚 http://www.xilinx.com/support/documentation/user_guides/ug865-Zynq-7000-Pkg-Pinout.pdf http://www.xilinx.com/support/package ...
  • 回答了问题 2020-3-24 08:33

    可以在EDK中使用ISE的IP核吗?

    嗨, 请检查以下链接 https://sites.google.com/a/cs.ship.edu/fpga/xilinx-tricks/include-coregenerator-ip-in-edk https://www.youtube.com/watch?v=j6GX9z-C2Us http://forums.xilinx.com/t5/Embedded-Developme ...
  • 回答了问题 2020-3-23 07:42

    在7系列FPGA上阻止ram vs Distributed ram

    嗨, 1.使用速度,效率和功率使用的分布式ram或block ram interms来实现它是否可行。 ----可以在分布式Block RAM中实现127(或512)X 8 Ram 有关详情,请参阅以下产品页面 http://www.xilinx.com/products/intellect ...
  • 回答了问题 2020-3-20 10:08

    Xilinx EDK存储器控制器MPMC引脚怎么交换?

    HI, 您使用哪种MPMC版本和FPGA? 你能详细说明一下你的问题吗? 如果我将在硬件设计中交换DQ引脚,我将如何在FPGA设计中更改它。 要交换DQ和地址总线,您需要编辑引脚输出文件(ucf),通过读取修改后的ucf重新验证 ...
  • 回答了问题 2020-3-19 10:48

    如何在功耗估算xl文件中包含virtex 6系列中的移动DDR io标准

    嗨, 是的V6没有移动DDR因此我问你的实施细节! 通过UG361获取支持的IO标准并使用其中一个 对于MIG,请查看下面的deatils链接,S6将支持移动DDR http://www.xilinx.com/products/technology/memory-interfacing/ 问 ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部