FPGA|CPLD|ASIC论坛
登录
直播中
黄宇
6年用户
8经验值
私信
关注
[问答]
CYCLONE IV FPGA想用JTAG口编程FLASH,提问关于MSEL的BANK区为1.8V时的配置问题
开启该帖子的消息推送
FPGA
JTAG
CYCLONE IV
FPGA
想用JTAG口编程FLASH,MSEL所在BANK被用于DDR,IO电压为1.8V,手册的配置方案表中A
S模式的配置电压标准没有1.8V。
是否可以理解成在JTAG方式下(桥接AS接口)编程FLASH(下载
.jic文件
)时,MSEL这几个配置引脚直接拉低就可以,不需要配置成AS模式?谢谢大家!
已退回
3
积分
回帖
(2)
李泽明
2019-3-21 15:59:42
一般拉低就行
一般拉低就行
举报
黄宇
2019-3-26 23:26:05
貌似应该理解错了,所谓的配置电压标准指的是AS的配置引脚电压标准,也就是BANK1中的几个引脚,并非MSEL……
貌似应该理解错了,所谓的配置电压标准指的是AS的配置引脚电压标准,也就是BANK1中的几个引脚,并非MSEL……
举报
更多回帖
rotate(-90deg);
回复
相关问答
FPGA
JTAG
FPGA
PLL输出的时钟信号电压是多少?各位大侠赐教啊!
2014-11-06
6560
JTAG
电平
为
7K325TFF990
2019-03-20
2279
AD9467输出电平标准
为
LVDS,是否支持连接
FPGA
BANK1.8V
?
2023-12-11
238
CPU/
FPGA
接口是
1.8V
,如果将VCCO_2连接到
1.8V
,
FPGA
能否正确
配置
?
2019-05-16
3114
Xilinx Virtex 5
FPGA
可以接受逻辑电平0/
1.8V
的输入吗
2018-10-29
4754
ADS4249EVM使用的
1.8V
的COMS型数据输出,可以接到
bank
电压是3.3
V
的
FPGA
上使用吗?
2024-11-22
37
CPLD XC2C384和Virtex-7
FPGA
中的单
JTAG
如何
配置
2020-05-29
950
cyclone
iv
关于
nCONFIG引脚上电后能够持续多久低电平的问题。
2015-09-25
5686
如何将CFGBVS设置
为
GND并且我使用主SPI
配置
模式
2020-06-01
1825
当Vcco
为
1.8V
时,是否可以产生输出差分时钟/数据?
2020-08-25
2160
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分