赛灵思
直播中

h1654155275.5795

7年用户 213经验值
私信 关注
[问答]

Virtex5上的DCM系列CLKFX值为空

我需要在Virtex 5 xupv5-lx110t上从125 Mhz的频率获得32,73707 Mhz的时钟频率。
为此,我想使用串联的3个DCM,具有不同的乘法M和分裂D因子。
问题是,当我使用2个以上的DCM时,最后一个DCM的CLKFX值为空。
我测量了外部引脚的结果。
有人能帮助我吗?

以上来自于谷歌翻译


以下为原文

I need to obtain a clock frequency of 32,73707 Mhz from a frequency of 125 Mhz on a Virtex 5  xupv5-lx110t.  To do this I thought to use 3 DCMs in series with different multiplicative M and divisive D factors. The problem is that when I use more than 2 DCMs the last DCM has a null CLKFX value. I measured the result from external pins. could someone help me?

回帖(1)

潘晶燕

2018-10-23 10:45:52
T,
不会工作(永远)。
我们不支持使用DFS模式级联DCM。
我建议你使用直接数字频率合成器(DDFS)。
这可以使用DSP48模块作为加法累加器来构建。
或者它可以从CLB构建。
http://www.google.com/url?sa=t&rct=j&q=&esrc=s&source=web&cd=2&cad=rja&uact=8&ved=0CDAQFjAB&url=
HTTP%3A%2F%2Fwww.xilinx.com%2Fproducts%2Fintellectual属性%2FDirect_Digital_Synthesizer.htm&安培; EI = RSFIU_SZBYrKsQTYxYGACw&安培; USG = AFQjCNHulElf7pttMy3L8kKoJtTw ...
Austin Lesea主要工程师Xilinx San Jose

以上来自于谷歌翻译


以下为原文

t,
 
Won't work (ever).
 
We do not support cascading DCM's using the DFS mode.
 
I suggest you use a direct digital freqewncy synthesizer (DDFS).  This can be built using the DSP48 block as an adder-accumulator.  Or it can be built from CLB's.
 
http://www.google.com/url?sa=t&rct=j&q=&esrc=s&source=web&cd=2&cad=rja&uact=8&ved=0CDAQFjAB&url=http%3A%2F%2Fwww.xilinx.com%2Fproducts%2Fintellectual-property%2FDirect_Digital_Synthesizer.htm&ei=RSFIU_SZBYrKsQTYxYGACw&usg=AFQjCNHulElf7pttMy3L8kKoJtTw...
 
 
 
 
Austin Lesea
Principal Engineer
Xilinx San Jose
举报

更多回帖

发帖
×
20
完善资料,
赚取积分