细节体现态度,细节决定成败,不管是多么高大上的产品,都离不开原理图的设计、PCB设计。
————————————————————————————————
本期高手问答时间:8月4日-8月11日————————————————————————————————
李工简介: 拥有八年的嵌入式行业硬件工作经验,精通硬件设计。李工@lotusp 为大家解答关于原理图的设计、PCB设计方面的问题。
你在为PCB Layout中高速信号线烦恼吗?
你在为PCB Layout中覆铜操作而不知所措? ······
或许,你可以动动你的五指,按下enter键,跟帖提问,并@lotusp我们的李工哟,maybe热心的李工就能给你把问题解决or指引一个方向哟! 同往常一样,我们的高手问答,还是回帖提问,记得同时@lotusp (李工)。 ************** *问答精华************** ———————————————————————————————————————— 社区高手招募
不限专业领域、不限技术方向,只要你是一个有活力并乐于分享的开发者,只要你愿意把自己的经验收获分享给大家,帮助众多从业者共同学习、共同进步,我们就欢迎你来做客社区高手问答。
联系方式:pengjiali@elecfans.com。快来联系小编吧!————————————————————————————————————————
往期回顾:
1
|
|
|
|
@lotusp 你好 请问一下 PADS2007 导CAM文件时出错 need to convert device file
怎么办?
|
|
|
|
|
@lotusp 一键或多建控制程序!!
//作者;【周平DIY 开发】
//时间;2014年、5月;15日。
#include
***it OUT1 = P2 ^ 1;
***it k1 = p3 ^ 2;
***it k3 = p3 ^ 3;
void delay(unsigned int i); //声明延时函数
void delay(unsigned int i)
{
unsigned char j;
for(i; i > 0; i--)
for(j = 155; j > 0; j--);
}
main()
{
求高手解答; 我想要加两个控制按键进来不知怎么样实现它!!!
最终的效果就是;当两个按键没有任何动作时,单片机就默认执行【第二段程序】。当按下按键K1时就执行【第一段程序】,松开后回到默认的程序 , 循环执行默认的程序。 当按下k3时执行【第三段程序】,松开回到默认的程序,循环执行默认的程序。 如能帮忙解答,小弟在此跪谢啦!!!
这是第一段【 OUT1 = 0 ; delay(1500); // 延时 超低频阶段!!!
OUT1 = 1 ; delay(1500); // 】
这是第二段,默认段也是初始段【 OUT1 = 0 ; delay(200); // 延时 中频阶段!!!
OUT1 = 1 ; delay(500); // 延时 】
第三段 【 OUT1 = 0 ; delay(120); // 延时 高频阶段!!!
OUT1 = 1 ; delay(350); // 延时
OUT1 = 1 ; delay(2500); // 延时 主频! }】
或者是大神给下指导
|
|
|
|
|
@lotusp 在用这个软件布线时,其他电脑都可以在进行布线时只高亮显示需要布局的那个飞线,但是我的电脑上在布线时其他一些元器件的还是高亮显示,请问李工知道怎么解决这个问题吗,真的表示非常感谢!!!我是刚学习这个软件布线,希望李工能给我回复哦。。指引也可以 。
|
|
|
|
|
@lotusp 求l李工帮助 关于DRC的 在线等Protel Design System Design Rule Check
PCB File : DocumentsPCB1.PCB
Date : 5-Aug-2014
Time : 08:22:34
Processing Rule : Hole Size Constraint (Min=0.0254mm) (Max=2.54mm) (On the board )
Rule Violations :0
Processing Rule : Width Constraint (Min=0.254mm) (Max=0.254mm) (Prefered=0.254mm) (On the board )
Rule Violations :0
Processing Rule : Clearance Constraint (Gap=0.254mm) (On the board ),(On the board )
Rule Violations :0
Processing Rule : Broken-Net Constraint ( (On the board ) )
Violation Net NetY1_2 is broken into 2 sub-nets. Routed To 50.00%
Subnet : C3-1
Subnet : 单片机-19 Y1-2
Rule Violations :1
Processing Rule : Short-Circuit Constraint (Allowed=Not Allowed) (On the board ),(On the board )
Rule Violations :0
Violations Detected : 1
Time Elapsed : 00:00:00
这些都是啥 是报错吗 大概怎么修改呢
|
|
|
|
|
@lotusp 我安装的AD09破解几次都破解不了,老是提示没有有效的许可证,怎么办啊?求大神提供许可证,或是指点指点。小弟先谢谢了。
|
|
|
|
|
@lotusp 求大神指教,在protel99中我画四层PCB板有一个平面变压器,我该如何画?可不可以把它画在俩内层里?
|
|
|
|
|
车用DC-DC模块,输出模块峰值电流在200A,请问还能用覆铜处理吗,覆铜的话,厚度多少合适。用铜排的话,又该如何处理?@lotusp 求教了
|
|
|
|
|
@lotusp 我要给运放加正负双电源,我该怎么加?是加焊盘吗?还有我丑陋
|
|
|
|
|
大神大神求解答,对于只有一个输出端的时钟信号线,如何实现差分布线?
|
|
|
|
|
用cadence 画原理图,在添加注释的时候发现显示异常,如下图所示 ,字与字之间的距离不均匀 而且还会出现重叠的现象!@lihaolongli 帮忙看看是什么原因呢?
|
|
|
|
|
请教高手,做了一款柔性PCB,用于传输图象时钟、数据信号(80M信号),线间距10mil,线宽10mil,两端用FPC插座连接,在常温下图象正常,但在高温60度下,图象出现噪点,后退回到50度,噪点消失,在这里请问各位,这是什么情况?
我自己的意见是可能是由于线间分布电容发生了变化导致图象信号异常,在这里问下温度变化时,是否柔性PCB的介电常数会随温度变化而变化?还有就是膨胀系数是怎样?
还有无其他原因?请各位帮忙分析
|
|
|
|
|